【正文】
第一章 邏輯代數(shù)基礎(chǔ) 、用布爾代數(shù)的基本公式和規(guī)則證明下列等式。 、求下列函數(shù)的反函數(shù)。 、寫出下列函數(shù)的對(duì)偶式。 、證明函數(shù) F 為自對(duì)偶函數(shù)。 、用公式將下列函數(shù)化簡(jiǎn)為最簡(jiǎn) “與或”式。 、邏輯函數(shù)。若 A 、 B 、 C 、 D 、的輸入波形如圖所示,畫出邏輯函數(shù) F 的波形。 、邏輯函數(shù) F 1 、 F 2 、 F 3 的邏輯圖如圖 2 — 35 所示,證明 F 1 =F 2 =F 3 。 、給出“與非”門、“或非”門及“異或”門邏輯符號(hào)如圖 2 — 36 ( a )所示,若 A 、 B 的波形如圖 2 — 36 ( b ),畫出 F 1 、 F 2 、 F 3 波形圖。 、用卡諾圖將下列函數(shù)化為最簡(jiǎn)“與或”式。 、將下列具有無關(guān)最小項(xiàng)的函數(shù)化為最簡(jiǎn)“與或”式; 、用卡諾圖將下列函數(shù)化為最簡(jiǎn)“與或”式; 用卡諾圖化簡(jiǎn)下列帶有約束條件的邏輯函數(shù) 、用最少的“與非”門畫出下列多輸出邏輯函數(shù)的邏輯圖。第二章 門電路 由 TTL 門組成的電路如圖 所示,已知它們的輸入短路電流為 I is = ,高電平輸入漏電流 I iH = 40。試問:當(dāng) A=B=1 時(shí), G 1 的 灌 電流(拉,灌)為 ; A=0 時(shí), G 1 的 拉 電流(拉,灌)為120。 圖 中示出了某門電路的特性曲線,試據(jù)此確定它的下列參數(shù):輸出高電平 U OH = 3V ;輸出低電平 U OL = ;輸入短路電流 I iS = ;高電平輸入漏電流 I iH = ;閾值電平 U T = ;開門電平 U ON = ;關(guān)門電平 U OFF = ;低電平噪聲容限 U NL = ;高電平噪聲容限 U NH = ;最大灌電流 I OLmax = 15mA ;扇出系數(shù) N= 10 . TTL 門電路輸入端懸空時(shí),應(yīng)視為 高電平 ;(高電平,低電平,不定)此時(shí)如用萬(wàn)用表測(cè)量其電壓,讀數(shù)約為 ( , 0V , )。 CT74 、 CT74H 、 CT74S 、 CT74LS 四個(gè)系列的 TTL 集成電路,其中功耗最小的為 CT74LS ;速度最快的為 CT74S ;綜合性能指標(biāo)最好的為 CT74LS 。 CMOS 門電路的特點(diǎn):靜態(tài)功耗 極低 (很大,極低);而動(dòng)態(tài)功耗隨著工作頻率的提高而 增加 (增加,減小,不變);輸入電阻 很大 (