【正文】
數(shù)字電子技術(shù)基礎(chǔ) tk A 卷 一、單選題 (每題 1 分 ) 1. 將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),應(yīng)選用 。 A DAC 電路 B ADC 電路 C 譯碼器 D 可編程器 PLD 2. JK 觸發(fā)器在 CP 脈沖作用下,欲使 n+1 nQ =Q , 則對(duì)輸入信號(hào)描述不正確的是 。 A J=K=0 B J=Q , K=Q C J=Q , K=Q D J=Q , K=0 3. 在下列邏輯電路中,不是組合邏輯電路的有 。 A 譯碼器 B 編碼器 C 全加器 D 寄存器 4. 在組合邏輯電路的常用設(shè)計(jì)方法中,可以用 來(lái)表示邏輯函數(shù)。 A 真值表 B 狀態(tài)表 C 狀態(tài) 圖 D 特性方程 5. 已知一個(gè) 3位十進(jìn)制( DCB編碼) D/A轉(zhuǎn)換器的輸出最小單位電壓 S = ,則它的最大輸出電壓為 V。 A B C D 6. 能把緩變輸入信號(hào)轉(zhuǎn)換成矩形波的電路是 。 A 單穩(wěn)態(tài)觸發(fā)器 B 多諧振蕩器 C 施密觸發(fā)器 D 邊沿觸發(fā)器 7. T觸發(fā)器的狀態(tài)方程是 。 A n+1 n nQ = TQ + T Q B n+1 nQ =TQ C n+1 nQ = T Q? D n+1 nQ =TQ 8. 用 n個(gè)觸發(fā)器構(gòu)成計(jì)數(shù)器,可得到的 計(jì)數(shù)器的模 ( 計(jì)數(shù)器的狀態(tài)總數(shù) )為 。 A n B 2n C n2 D 2n 9. 十進(jìn)制數(shù) 。 A B C D 10. 在何種輸入情況下, “與非”運(yùn)算的結(jié)果式 為 邏輯“ 0” A 全部輸入是“ 0” B 任意輸入是“ 0” C 僅一輸入是“ 0” D 全部輸入是“ 1” 11. 欲得到頻率穩(wěn)定度高的矩形波,應(yīng)選擇 電路。 A RC振蕩器 B 石英振蕩器 C 單穩(wěn)態(tài)觸發(fā)器 D 施密特觸發(fā)器 12. 由與非門(mén)構(gòu)成的基本 RS觸發(fā)器的輸入端為 R、 S,則其約束條件為 。 A RS=0 B R+S=1 C RS=1 D R+S=0 13. 由與非門(mén)構(gòu)成的基本 RS觸發(fā)器的輸入端為 R、 S,則其約束條件為 。 A RS=0 B R+S=1 C RS=1 D R+S=0 14. 下列觸發(fā)器 中 沒(méi)有約束條件的是 。 A 基本 RS觸發(fā)器 B 主從 RS觸發(fā)器 C 同步 RS觸發(fā)器 D 邊沿 D觸發(fā)器 15. 題目: 如下圖所示電路中, CP脈沖的頻率為 4KHZ,則輸出端 Q的頻率為 。 A 1 kHZ B 2 kHZ C 4 kHZ D 8 Khz 16. JK觸發(fā)器在 CP脈沖作用下,欲使 n+1 nQ =Q , 則對(duì)輸入信號(hào)描述不正確的是 A J=K=1 B J=Q , K=Q C J=Q , K=Q D J=Q , K=1 17. 邏輯函數(shù) F = A⊕ A = 。 A 0 B 1 C A D A 18. 函數(shù) Y = AB + BC + AC 與 ACBCABY ??? 。 A 相等 B 互為反函數(shù) C 互為對(duì)偶式 D 答案都不正確 19. 已知一個(gè) 8位二進(jìn)制 D/A轉(zhuǎn)換器的輸出最小單位電壓 S = ,則它的最大輸出電壓為 V。 A B C D 20. 在 TTL集成與非門(mén)中,多發(fā)射極晶體管 T1的主要作用是 。 A 倒相 B 邏輯乘 C 提高帶負(fù)載能力 D 提高抗干擾能力 21. 在 A/D轉(zhuǎn)換器電路中,若輸入信號(hào)的最大頻率為 10kHz,則要求采樣 /保持電路中控制信號(hào)的頻率至少應(yīng)大于 kHz。 A 5 B 10 C 20 D 30 22. 在逐次逼近型 A/D轉(zhuǎn)換器的組成部分中 。 A 不包含 D/A轉(zhuǎn)換 器 B 不包含比較器 C 包含 D/A轉(zhuǎn)換器 D 不包含參考電源 23. 單穩(wěn)態(tài)觸發(fā)器可用來(lái) 。 A 產(chǎn)生矩形波 B 產(chǎn)生延遲作用 C 存儲(chǔ)器信號(hào) D 把緩慢信號(hào)變成矩形波 24. 如下圖電路,設(shè)現(xiàn)態(tài) Q1Q2=10,經(jīng)三個(gè)脈沖作用后, Q1Q2的狀態(tài)應(yīng)為 。 A. 10 B. 00 C. 11 D. 01 25. 衡量 A/D和 D/A轉(zhuǎn)換器性能優(yōu)劣主要指標(biāo)是 。 A 分解度 B 線(xiàn)性度 C 功率消耗 D 轉(zhuǎn)換精度和轉(zhuǎn)換速度 26. 在 TTL集成與非門(mén)中,多發(fā)射極晶體管 T1的主要作用是 。 A 倒相 B 邏輯乘 C 提高帶負(fù)載能力 D 提高抗干擾能力 27. 下列對(duì)于存儲(chǔ)器描述錯(cuò)誤的是 。 A 分為 ROM和 RAM兩類(lèi) B ROM斷電后數(shù)據(jù)不丟失 C RAM可隨時(shí)修改 D 容量擴(kuò)充只能用字?jǐn)U展或位擴(kuò)展 28. 標(biāo)準(zhǔn)與或式是由 構(gòu)成的邏輯表達(dá)式。 A 最大項(xiàng)之積 B 最小項(xiàng)之積 C 最大項(xiàng)之和 D 最小項(xiàng)之 和 29. 如下圖電路,設(shè)現(xiàn)態(tài) Q1Q2=00,經(jīng)三個(gè)脈沖作用后, Q1Q2的狀態(tài)應(yīng)為 。 A 10 B 00 C 11 D 01 30. 組合邏輯電路一般由 _ _組合而成。 A 門(mén)電路 B 觸發(fā)器 C 計(jì)數(shù)器 D 寄存器 31. 一個(gè) 8路數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有 。 A 1個(gè) B 2個(gè) C 3個(gè) D 4個(gè) 32. 求一個(gè)邏輯函數(shù) F的對(duì)偶式,下列哪種說(shuō)法不正確: A “ .”換成“ +”,“ +”換成“ .” B 原變量換成反變量,反變量換成原變量 C 變量不變 D 常數(shù)中的“ 0”換成“ 1”,“ 1”換成“ 0”。 33. 如下圖所示電路中, CP脈沖的頻率為 4KHZ,則輸出端 Q的頻率為 。 A 1 kHZ B 2 kHZ C 4 kHZ D 8 kHZ 34. 10位二進(jìn)制 D/A轉(zhuǎn)換器的分辯率是 。 A 1/10 B 1/100 C 1/1023 D 1/1024 35. 用 555 定時(shí)器構(gòu)成的施密特觸發(fā)器,若電源電壓為 Vcc,控 制電壓端 VC 不外接固定電壓,則其上限閥值電壓 VT+、下限閥值電壓 VT和回差電壓 Δ VT分別為 。 A 13T CCVV? ? 23T CCVV? ? 13T CCVV? B 23T CCVV? ? 13T CCVV? ? 13T CCVV? C 23T CCVV? ? 13T CCVV? ? 23T CCVV? D T CCVV?? 13T CCVV? ? 13T CCVV? 36. 函數(shù) A⊕ B與 B⊕ A 。 A 互為反函數(shù) B 互為對(duì)偶式 C 相等 D 答案都不正確 37. 在構(gòu)成 D/A轉(zhuǎn)換器的電路中,不屬于 D/A轉(zhuǎn)換器組成部分的是 。 A 數(shù)碼鎖存器 B 電子開(kāi)關(guān) C 電阻網(wǎng)絡(luò) D 譯碼器 38. 常用的 D/A轉(zhuǎn)換電路是 。 A 權(quán)電阻 D/A轉(zhuǎn)換器 B T型 D/A轉(zhuǎn)換器 C 倒 T型 D/A轉(zhuǎn)換器 D 開(kāi)關(guān)樹(shù)型 D/A轉(zhuǎn)換器 39. 函數(shù) Y = A + B + B + C + C + A是最簡(jiǎn) 表達(dá)式。 A 或與 B 與或 C 與非與非 D 或非或非 40. 一個(gè) 4位移位寄存器原來(lái)的狀態(tài)為 0000,如果串行輸 入始終為 1,則經(jīng)過(guò) 4個(gè)移位脈沖后寄存器的內(nèi)容為 。 A 0001 B 0111 C 1110 D 1111 41. 一個(gè)用 555 定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器的正脈沖寬度為 。 A B C D RC 42. 在下列各圖中, 異 或邏輯對(duì)應(yīng)的邏輯圖是 。 A amp。 B ≥ 1 C ≥ 1 D =1 43. 用觸發(fā)器設(shè)計(jì)一個(gè)同步十七進(jìn)制計(jì)數(shù)器所需要的觸發(fā)器數(shù)目是 。 A 2 B 3 C 4 D 5 44. 已知 TCP是 8位逐次漸近型 A/D轉(zhuǎn)換器的輸入時(shí)鐘周期,則完成一次轉(zhuǎn)換需要的時(shí)間 是 TCP A 8 B 9 C 10 D 11 45. 為產(chǎn)生周期性矩形批波,應(yīng)當(dāng)選用 。 A 施密特觸發(fā)器 B 單穩(wěn)態(tài)電路 C 多 諧振蕩器 D 譯碼器 46. 在何種輸入情況下,“ 或 非”運(yùn)算的結(jié)果是邏輯“ 1” 。 A 全部輸入是“ 0” B 任意輸入是“ 1” C 僅一輸入是“ 1” D 全部輸入是“ 1” 47. 如下圖電路,設(shè)現(xiàn)態(tài) Q1Q2 = 00,經(jīng)三個(gè)脈沖作用后, Q1Q2 的狀態(tài)應(yīng)為 。 A 10 B 00 C 11 D 01 48. 在下列邏輯電路中,不是組合邏輯電路的有 。 A 譯碼器 B 編碼器 C 全加器 D 寄存器 49. 現(xiàn)有 256 8位的 RAM,欲將存儲(chǔ)容量擴(kuò)大為 1024 8位的 RAM,應(yīng)采用 方式來(lái)實(shí)現(xiàn)。 A 字 擴(kuò)展 B 位擴(kuò)展 C 字和位兩者組合擴(kuò)展 D 50. 一個(gè) 32路數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有 。 A. B. C. D. A 2個(gè) B 3個(gè) C 4個(gè) D 5個(gè) 51. 如下圖所示電路中, CP脈沖的頻率為 8KHZ,則輸出端 Q的頻率為 。 A 1 kHZ B 2 kHZ C 4 kHZ D 8 kHZ 52. 下列關(guān)于 n變量最小項(xiàng)“相鄰性” 描述正確的是 。 A 兩個(gè)最小項(xiàng)只有一個(gè)因子不同 B 兩個(gè)最小項(xiàng)只有一個(gè)因子相同 C 兩個(gè)最小項(xiàng)沒(méi)有一個(gè)因子不同 D 兩個(gè)最小項(xiàng)所有的因子都不同 53. 在下列電路中,只有 屬于組合邏輯電路。 A 觸發(fā)器 B 計(jì)數(shù)器 C 數(shù)據(jù)選擇器 D 寄存器 54. 若一個(gè) 10位二進(jìn)制 A/D轉(zhuǎn)換器的基準(zhǔn)電壓 VREF = ,則當(dāng)輸入為 ,結(jié)果為 。 A 0100000000 B 1100000000 C 1000000000 D 0100000010 55. 用代碼代表特定信號(hào)或者將代碼賦予特定含義的過(guò)程稱(chēng)為 。 A 譯碼 B 編碼 C 數(shù)據(jù)選擇 D 奇偶校驗(yàn) 56. 一個(gè)倒 T網(wǎng)絡(luò)的 10位 D/A 轉(zhuǎn)換器的最小輸出電壓為 , 則當(dāng) D = ( 1100000100)2時(shí),對(duì)應(yīng)的輸出電壓 Vo 為 V。 A B C D 57. 在二進(jìn)制譯碼器中,若輸入有 4位代碼,則輸出有 信號(hào)。 A 2個(gè) B 4個(gè) C 8個(gè) D 16個(gè) 58. 555 定時(shí)電路 DR 端不用時(shí),應(yīng)當(dāng) 。 A 接高電平