【正文】
全“ 1”出“ 1” 邏輯符號(hào): amp。 A B Y C 0 0 0 0 0 0 1 0 1 0 1 0 1 1 0 0 1 0 0 0 0 1 1 0 0 1 0 0 1 1 1 1 A B Y C “與” 門(mén)邏輯狀態(tài)表 ? 二極管“或” 門(mén)電路 1. 電路 0V 0V 0V 3V3V 3V 3V 0V 3V2. 工作原理 輸入 A、 B、 C全為低電平“ 0”,輸出 Y 為“ 0”。 輸入 A、 B、 C有一個(gè)為“ 1”,輸出 Y 為“ 1”。 Ucc 12V R DA DC A B Y DB C 0 0 0 0 0 0 1 1 1 0 1 1 1 1 0 1 1 0 0 1 0 1 1 1 0 1 0 1 1 1 1 1 A B Y C “或” 門(mén)邏輯狀態(tài)表 Y=A+B+C 邏輯表達(dá)式: Ucc 12V R DA DC A B Y DB C 3. 邏輯關(guān)系: “或” 邏輯 即:有“ 1”出“ 1”, 全“ 0”出“ 0” 邏輯符號(hào): A B Y C 1 0 0 0 0 0 0 1 1 1 0 1 1 1 1 0 1 1 0 0 1 0 1 1 1 0 1 0 1 1 1 1 1 A B Y C “或” 門(mén)邏輯狀態(tài)表 ?三極管“非” 門(mén)電路 截止 飽和“0” “1” 1. 電路 “0” “1” 三極管門(mén)電路 +UCC UBB A RK RB RC Y T 邏輯表達(dá)式: Y=A 1 0 1 0 A Y “非” 門(mén)邏輯狀態(tài)表 邏輯符號(hào) 1 A Y +UCC UBB A RK RB RC Y T 邏輯符號(hào) 1 A Y ? 復(fù)合門(mén)電路 ?“與非” 門(mén)電路 R DA DC A B DB C +UCC UBB R1 R2 RC Y T ?“或非” 門(mén)電路 +UCC UBB R1 R2 RC Y T R DA DC A B DB C TTL門(mén)電路 (三極管 —三極管邏輯門(mén)電路 ) TTL門(mén)電路是雙極型集成電路,與分立元件相比,具有速度快、可靠性高和微型化等優(yōu)點(diǎn),目前分立元件電路已被集成電路替代。下面介紹集成 “與非”門(mén)電路的工作原理、特性和參數(shù)。 目前國(guó)產(chǎn)的 TTL集成電路有: CT54/74系列 ( 標(biāo)準(zhǔn)通用系列 ) ; CT54H/74H系列 ( 高速系列 ) ; CT54S/74S系列 ( 肖特基系列 ) ; CT54LS/74LS系列 ( 低功耗肖特基系列 ) ; 74L S 00 的引腳排列圖VCC 3 A 3 B 3 Y 4 A 4 B 4 Y 1 A 1 B 1 Y 2 A 2 B 2 Y G ND 14 13 1 2 1 1 1 0 9 874L S 20 1 2 3 4 5 6 7VCC 2 A 2 B NC 2 C 2 D 2 Y 1 A 1 B NC 1 C 1 D 1 Y G N D74L S 20 的引腳排列圖 14 13 1 2 1 1 1 0 9 874L S 00 1 2 3 4 5 6 7 TTL“與非”門(mén)電路 輸入級(jí) 倒相級(jí) 推拉式輸出 R4 A VCC T4 T3 D4 R2 T2 R3 T1 B C R1 Y ?k4?.6k1?k1?031A T1 B C R1 ?k4R1 A B C 與邏輯 (1) 輸入級(jí) N P N ?當(dāng)輸入低電平時(shí) , uI=, 發(fā)射結(jié)正向?qū)ǎ? uB1= ?當(dāng)輸入高電平時(shí) , uI=, 發(fā)射結(jié)受后級(jí)電路的影響將反向截止。 uB1由后級(jí)電路決定。 N N P (2) 中間級(jí) 反相器 T2 實(shí)現(xiàn)非邏輯 反相輸出 同相輸出 向后級(jí)提供反相與同相輸出。 輸入高電 壓時(shí)飽和 輸入低電壓時(shí)截止 (3) 輸出級(jí)( 推拉式輸出) T3為射極跟隨器 低輸入 高輸入 飽和 截止 低輸入 高輸入 截止 導(dǎo)通 ?當(dāng)輸入信號(hào) A、 B、 C中至少有一個(gè)為低電平 ()時(shí) E 32B3CCO ????? vvRiVv即輸出為 高電平 ,有時(shí)稱電路處于 關(guān)態(tài) 。 一 基本工作情況 VCES1= VC1=(+)V iB3很小 R4 A VCC T4 T3 D4 R2 T2 R3 T1 B C R1 Y ?k4?.6k1?k1?031?當(dāng)輸入信號(hào) A、 B、 C全部為高電平 VIH()時(shí) E ( s a t ) 4OLO ??? VVv即輸出為 低電平 ,稱電路處于 開(kāi)態(tài) 。 VCES2= VC2=(+)V T1倒置 VB1= R4 A VCC T4 T3 D4 R2 T2 R3 T1 B C R1 Y ?k4?.6k1?k1?031采用 推拉式輸出級(jí) 利于提高開(kāi)關(guān)速度和負(fù)載能力 T3組成射極輸出器,優(yōu)點(diǎn)是既能提高開(kāi)關(guān)速度,又能提高負(fù)載能力 . 當(dāng)輸入高電平時(shí),T4飽和, T3和 D截止, T4的集電極電流可以全部用來(lái)驅(qū)動(dòng)負(fù)載。 當(dāng)輸入低電平時(shí),T4截止, T3導(dǎo)通 (為射極輸出器 ),其輸出電阻很小,帶負(fù)載能力很強(qiáng)。 可見(jiàn),無(wú)論輸入如何, VT3和 VT4總是一管導(dǎo)通而另一管截止。 這種推拉式工作方式, 帶負(fù)載能力很強(qiáng) 。 R4 A VCC T4 T3 D4 R2 T2 R3 T1 B C R1 Y 有“ 0”出“ 1” 全“ 1”出“ 0” “與非”邏輯關(guān)系 0 0 0 1 0 0 1 1 1 0 1 1 1 1 0 1 1 0 0 1 0 1 1 1 0 1 0 1 1 1 1 0 A B Y C “與非” 門(mén)邏輯狀態(tài)表 Y=A B C 邏輯表達(dá)式