freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga的外設(shè)電路-在線瀏覽

2024-07-29 15:36本頁面
  

【正文】 ,應(yīng)用 Verilog HDL 語言實(shí)現(xiàn)下述功能:計(jì)時(shí)功能,包括時(shí)分秒的計(jì)時(shí);校時(shí)功能:對(duì)時(shí)分秒手動(dòng)調(diào)整以校準(zhǔn)時(shí)間;鍵盤功能:應(yīng)用 4*4 行列式鍵盤,可實(shí)現(xiàn) 09 數(shù)字的直接輸入; LED 動(dòng)態(tài)掃描顯示和閃爍,移位,滅零等功能,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優(yōu)點(diǎn),并通過 Altera QuartusⅡ 完成綜合、仿真。此程序通過下載到 FPGA 芯片后,可應(yīng)用于實(shí)際的數(shù)字鐘顯示中。ABSTRACTFPGA programmable logic devices, as the mainstream of hardware, in recent years, more and more extensive applications in modern science and technology plays a vital role and status. Its peripheral circuit chip with the outside world as one of input is very valuable in research. FPGA devices are constantly adding new modules, more powerful, FPGAbased response to the peripheral circuit is also the situation escalated.The determinant of the design of an integrated keyboard, LED display, integrated clock, application Verilog HDL language to achieve the following functions: time functions, including the time when minutes and seconds。 keyboard functions: application of 4 * 4 determinant keyboard, numbers 09 can be directly imported。電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)在數(shù)字系統(tǒng)設(shè)計(jì)中起的作用越來越重要,新的工具和新的設(shè)計(jì)方案不斷推出,可編程邏輯器件不斷增加新的模塊,功能越來越強(qiáng),硬件設(shè)計(jì)語言也順應(yīng)形式,推出新的標(biāo)準(zhǔn),更加好用,更加便捷。而頂層文件時(shí)鐘模塊則將輸入輸出部分聯(lián)結(jié)起來,實(shí)現(xiàn)時(shí)鐘發(fā)生,顯示緩存,數(shù)據(jù)修改,移位,滅零等功能。本設(shè)計(jì)完全采用 Verilog HDL 語言完成,此程序通過下載到 FPGA 芯片后,可應(yīng)用于實(shí)際的數(shù)字鐘顯示中。聯(lián)華眾科 FPGA 開發(fā)板 FA130 核心器件為 Altera Cyclone 系列的 EP1C3,配置芯片為 EPCS1,F(xiàn)A130 上可以運(yùn)行 SOPC Builder 制作的簡(jiǎn)單的工程。FA130 實(shí)現(xiàn)了 系統(tǒng)與 5V 系統(tǒng)對(duì)接功能,具體是通過 74LVXC3245(或簡(jiǎn)稱 3245)實(shí)現(xiàn)的。FA130 的 EDA 開發(fā)實(shí)例包括VHDL 和 Verilog 兩個(gè)版本, FA130 的 51 單片機(jī)開發(fā)實(shí)例包括匯編和 C 語言兩個(gè)版本。另外 FA130 隨板 DVDROM 中還包括 的開發(fā)實(shí)例,在學(xué)習(xí) FPGA 開發(fā)、51 單片機(jī)開發(fā)的同時(shí)還可以學(xué)習(xí)到 開發(fā)環(huán)境中 C程序的開發(fā), 和 C也是 系統(tǒng)上主要的開發(fā)環(huán)境和編程語言。核心器件包括FPGA芯片Altera EP1C3T100和PLCC封裝的單片機(jī)STC89LE52。FPGA配置芯片為EPCS1,EPCS1為FLASH類型存儲(chǔ)器,存儲(chǔ)空間為 1M位(1,046,496bits),EPCS1 可以工作在 ,在本開發(fā)板 EPCS1與FPGA的IO 相。復(fù)位電路由一個(gè)復(fù)位按鍵和一片復(fù)位芯片組成,復(fù)位芯片為IMP812T,IMP812T輸出高電平有效的復(fù)位脈沖,脈沖寬度為140ms。顯示資源包括6位共陰七段數(shù)碼管,8位LED(綠色),1片1602LCD顯示屏。, , LCD1602供電電源。,作為FPGA的核心供電電源。93C46為SPI接口的串行 E2PROM,93C46存儲(chǔ)空間為128 字節(jié)。 設(shè)計(jì)軟件介紹本設(shè)計(jì)使用 Altera 公司的 Quartus II 軟件,版本為 。工程師使用同樣的低價(jià)位工具對(duì) Stratix FPGA 進(jìn)行功能驗(yàn)證和原型設(shè)計(jì),又可以設(shè)計(jì)HardCopy Stratix 器件用于批量成品?! ltera 的 Quartus II 可編程邏輯軟件屬于第四代 PLD 開發(fā)平臺(tái)。Quartus 平臺(tái)與 Cadence、ExemplarLogic、 MentorGraphics、Synopsys 和 Synplicity 等 EDA 供應(yīng)商的開發(fā)工具相兼容。第二章 系統(tǒng)方案設(shè)計(jì)設(shè)計(jì)要求:行列式鍵盤電路包括:時(shí)鐘產(chǎn)生電路,掃描電路、按鍵標(biāo)志產(chǎn)生電路和鍵盤譯碼器;LED 顯示電路設(shè)計(jì)包括:時(shí)鐘發(fā)生器、掃描信號(hào)發(fā)生器、顯示緩存器、七段譯碼器、小數(shù)點(diǎn)產(chǎn)生模塊和閃爍模塊;鍵盤與 LED 顯示電路配合,完成數(shù)據(jù)修改,移位,滅零和小數(shù)點(diǎn)移動(dòng)等功能。2) 輸出:六位 7 段數(shù)碼管。4) 應(yīng)以上三個(gè)模塊要求,設(shè)計(jì)分頻模塊,產(chǎn)生符合要求的方波。 如圖 22 所示。鍵盤部分提供一種掃描的工作方式,能對(duì)鍵盤不斷掃描、自動(dòng)消抖、自動(dòng)識(shí)別按下的鍵,并給出編碼,能對(duì)雙鍵或 n 個(gè)鍵同時(shí)按下的情況實(shí)
點(diǎn)擊復(fù)制文檔內(nèi)容
電大資料相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1