【正文】
必須如果設備被認為是保持了全面單調(diào)工作溫度范圍。 C 能,在最壞條件下為 +25 176。 C ,添加 %( 百萬分之 100 3 /錯誤 ℃ )。為了準確確定所有版本的性能 , 因此在 AD561 進行了測試, 100%是單調(diào)整個工作溫度范圍。如果一個低失調(diào)運算放大器( AD510, AD741L, AD301AL)時,性能優(yōu)良可在許多情況下沒有修整。)如果一 25 瓦固定電阻代替 50 瓦的微調(diào),單極零通常會在 177。 1 LSB 的。 1 / 2 LSB 的一微秒。 單極配置 這種配置,如圖 2 所示,將提供一個單 極 0 V 至 +10 V 的輸出范圍。 步驟 2? 增益調(diào)節(jié) 將所有位的開和調(diào)整,直到 50瓦增益微調(diào), R2 中 , 輸出為 伏特。如果 V 滿刻度)是理想 (正好 10 毫伏 /位), 插入一個 120 W 的 電阻 與 R2 串聯(lián)。 第 1 步 ? 調(diào)零 只 接通 MSB,關閉所有其他位。為了獲得最大的分辨率 , 一個 120 瓦的電阻可以被放置在與 R3 并聯(lián)。 請注意, 這是沒有必要削減運算放大器獲得全面準確度在室溫下。 177。 10 伏雙極性范圍有一個額外的外部電阻,圖 4所示,一較大的值微調(diào)需要寬容補償薄膜電阻器,這是修剪,以配合全面電流。 圖 V至 +10 V單極性電壓輸出 圖 3.177。 10 V的電壓輸出緩沖 圖 ,控制放 大器,開關單元, R 2R梯形,和位安排對 AD561 電路描述 一個簡化原理圖與電路的基本特點 AD561 是如圖 5所示。這種器件具有更好的全能比 NPN 管 baseemitter 反向擊穿二極管(表面齊納)性能, 這是在幾乎普遍使用集成電路的電壓作為參考。 伏的額定設備(包括溫度補償電路)是由一個電流源的所以正電源負電源可以被允許下降,因為低 至 伏。此數(shù)據(jù),然后用于激光修剪補償電路,以平衡整體 TC 到零。為 15 ppm /176。在 AD561,在16引腳封裝的撥,有 伏的基準( REF輸出)直接連接到放大器的輸入端的控制(文獻中)。 千瓦縮放電阻和控制放大器 A2 強制 1 mA 的參考電流流過晶體管 Q1 的參考,其中有一個相對的 8A 條發(fā)射區(qū)。由 于 Q1 和 Q2 的發(fā)射極地區(qū)有平等和平等 5 千瓦發(fā)射極電阻, Q2還 攜帶 1毫安。Q8攜帶 毫安等。 這些影響是微不足道的為低序位,這 占了全尺寸的 1 / 16 總計 。這是通過強行通過 150 瓦 interbase 的電阻 120 毫安 。 有足夠的精度比最后兩位獲得通過簡單的發(fā)射極面積比等,這是無須使用額外的電阻梯地區(qū) 。 在 Q3, Q4, Q5 和 Q6 旨在引導切換細胞的細胞目前無論是地面( 1 位低)或 DAC輸出(第 1位高)。邏輯閾值,這是產(chǎn)生從正電源(數(shù)字邏輯接口), 適用于 每一個細胞 的一面 。數(shù)字是正真正的二進制代碼(所有位高,邏輯“ 1“,給正滿量程輸出)。數(shù)字閾值設置內(nèi)部作為一個在正電源的功能,如如圖 6所示。對于非標準的應用,請參考圖 6 的最低值。未使用的數(shù)字輸入應直接連接到 地或 VCC,應有的作用。 they are trimmed to % accuracy, thus eliminating external trimmers in many situations. Several important technologies bine to make the AD561 the most accurate and most stable 10bit DAC available. The low temperature coefficient, high stability thinfilm work is trimmed at the wafer level by a fine resolution laser system to % typical linearity. This results in an accuracy specification of 177。C。C max for the K and T versions, 60 ppm/176。C for the J. The AD561 is available in four performance grades. The AD561J and K are specified for use over the 0176。C temperature range and are available in either a 16pin hermeticallysealed ceramic DIP or a 16pin molded plastic DIP. The AD561S and T grades are specified for the –55176。C range and are available in the ceramic package. 【 FEATURES】 FUNCTIONAL BLOCK DIAGRAM Complete Current Output Converter High Stability Buried Zener Reference Laser Trimmed to High Accuracy (1/4 LSB Max Error, AD561K, T) Trimmed Output Application Resistors for 0 V to +10 V, 65 V Ranges Fast Settling – 250 ns to 1/2 LSB Guaranteed Monotonicity Over Full Operating Temperature Range TTL/DTL and CMOS Compatible (Positive True Logic) Single Chip Monolithic Construction Available in Chip Form MlLSTD883Compliant Versions Available 【 1】 【 AD561 PRODUCT HIGHLIGHTS】 1. Advanced monolithic processing and laser trimming at the wafer level have made the AD561 the most accurate 10bit converter available, while keeping costs consistent with large volume integrated circuit production. The AD561K and T have 1/4 LSB max relative accuracy and 1/2 LSB max differential nonlinearity. The low TC R2R ladder guarantees that all AD561 units will be monotonic over the entire operating temperature range. 2. Digital system interfacing is simplified by the use of a positive true straight binary code. The digital input voltage threshold is a function of the positive supply level。C for the K and T versions – 1/2 LSB for the J and S. Monotonicity: A DAC is said to be monotonic if the output either increases or remains constant for increasing digital inputs such that the output will always be a singlevalued function of the input. All versions of the AD561 are monotonic over their full operating temperature r