freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

畢業(yè)論文--基于fpga的數(shù)字直接頻率合成器的設(shè)計-展示頁

2024-11-26 21:41本頁面
  

【正文】 I 目 錄 1 緒論 ....................................................................................................................... 1 研究背景及意義 ........................................................................................ 1 國內(nèi)外發(fā)展狀況 ......................................................................................... 2 頻率合成技術(shù)的發(fā)展 ..................................................................... 2 直接數(shù)字頻率合成技術(shù)的現(xiàn)狀和發(fā)展趨勢 .................................. 2 本文研究內(nèi)容及章節(jié)安排 ........................................................................ 3 2 QuartusII 軟件簡介和使用 .................................................................................. 4 Quartus II 軟件簡介 .................................................................................... 4 Quartus II 軟件的使用 ................................................................................ 4 Quartus II 工作環(huán)境介紹 ........................................................................... 5 本章小結(jié) .................................................................................................... 9 3 DDS 系統(tǒng)簡介 ..................................................................................................... 10 DDS 系統(tǒng)工作原理 ............................................................................... 10 DDS 系統(tǒng)電路 ....................................................................................... 12 DDS 系統(tǒng)的主要技術(shù)指標 ................................................................... 13 頻率范圍 ..................................................................................... 13 頻率分辨率 ................................................................................. 13 頻率切換時間 ............................................................................... 13 本章小結(jié) .................................................................................................. 14 4 系統(tǒng)總體設(shè)計 ..................................................................................................... 15 模塊設(shè)計和實現(xiàn) ...................................................................................... 15 相位累加器部分 ........................................................................... 15 鍵盤部分 ..................................................................................... 16 顯示部分 ....................................................................................... 18 II 頂層設(shè)計 ....................................................................................... 19 IP 核定制 .................................................................................... 20 硬件電路 設(shè)計 .......................................................................................... 25 FPGA 最小系統(tǒng) ............................................................................. 25 EP2C8Q208C8 簡介 ...................................................................... 25 數(shù)模轉(zhuǎn)換器( DAC)電路 ........................................................... 27 按鍵電路設(shè)計 ............................................................................... 29 液晶顯示 ....................................................................................... 29 本章小結(jié) .................................................................................................. 31 5 系統(tǒng)仿真與驗證 ................................................................................................. 32 系統(tǒng)仿真 .................................................................................................. 33 系統(tǒng)驗證 .................................................................................................. 34 6 總結(jié) ..................................................................................................................... 37 致謝 ......................................................................................................................... 38 參考文獻 ................................................................................................................. 39 附錄 ......................................................................................................................... 40 1 1 緒 論 研究背景及意義 在頻率合成領(lǐng)域中 ,DDS 是近年來發(fā)展起來的一種新技術(shù) , 它從相位的角度出發(fā)直接合成所需波形。最后,在 Altera公司生產(chǎn)的 EP2C8Q208C8開發(fā)板上進行下載驗證,實驗結(jié)果驗證了本文設(shè)計方案的 可行性。 本文在對現(xiàn)有 DDS技術(shù)的大量文獻調(diào)研的基礎(chǔ)上,給出了一種符合 FPGA結(jié)構(gòu)的 DDS設(shè)計方案,并利用 Quartus II軟件上進行了實現(xiàn)。 論文題目 : 基于 FPGA 的數(shù)字直接頻率合成器的設(shè)計 專 業(yè) : 學 生 : 簽名: _________ 指導教師 : 簽名: _________ 摘 要 頻率合成技術(shù)是指以一個或多個高精度和高穩(wěn)定度的頻率參考信號源為基準,在某一段頻率內(nèi),綜合產(chǎn)生多個頻點的技術(shù)。近年來 ,直接數(shù)字頻率合成器 (Digital Direct Synthesis, DDS)由于其具有頻率分辨率高、頻率變換速度快、相位可連續(xù)變化等特點 ,在數(shù)字通信系統(tǒng)中已被廣泛采用而成為現(xiàn)代頻率合成技術(shù)中的佼佼者。首先,對系統(tǒng)的進行總體設(shè)計;然后采用硬件描述語言 Verilog HDL實現(xiàn)了分模塊設(shè)計,并給出了對應的時序仿真波形。 【 關(guān)鍵詞 】 直接數(shù)字頻率合成器;硬件描述語言;現(xiàn)場可編程邏輯門陣列 【 論文類型 】 設(shè)計 Title:Design of direct digital frequency synthesizer based on FPGA Major: Electronic information engineering Name: 王 Signature:_______ Supervisor: Signature:_______ ABSTRACT Frequency synthesis technology refers to one or more of the high precision and high stability of the frequency reference signal source for reference, at a certain frequency, integrated to produce multiple frequency technology. In recent years,the direct digital frequency synthesizer (Digital Direct Synthesis, DDS) because of its high frequency resolution, fast frequency conversion speed, phase continuous variation and other characteristics, in the digital munication system has been widely used and bee a modern frequency synthesis technology in the leader. Based on a large amount of literature on the exi
點擊復制文檔內(nèi)容
畢業(yè)設(shè)計相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1