freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

ic數(shù)字前端_數(shù)字后端_流程與工具-文庫吧資料

2025-01-16 14:23本頁面
  

【正文】 后端設(shè)計(jì)流程 8 布線 數(shù)字后端設(shè)計(jì)流程 8 布線 第一步 全局布線 Global route 迚行時(shí),整個(gè)芯片會被切割成一塊塊的 global routing cell (GRC),其目的在于建立一個(gè)繞線的藍(lán)圖。 時(shí)鐘樹和復(fù)位樹綜合為什么要放在 APR時(shí)再做呢? 數(shù)字后端設(shè)計(jì)流程 6 時(shí)鐘樹和復(fù)位樹綜合 數(shù)字后端設(shè)計(jì)流程 7 布線 將分布在芯片核內(nèi)的模塊、標(biāo)準(zhǔn)單元和輸入輸出接口單元( I/O pad)按逡輯關(guān)系迚行互連,其要求是百分乊百地完成他們乊間的所有逡輯信號的互連,并為滿足各種約束條件迚行優(yōu)化 。 數(shù)字后端設(shè)計(jì)流程 5 布局 數(shù)字后端設(shè)計(jì)流程 5 時(shí)鐘樹和復(fù)位樹綜合 時(shí)鐘樹綜合的目的: ?低 skew ?低 clock latency ?在 DC綜合時(shí)并不知道各個(gè)時(shí)序元件的布局信息,時(shí)鐘線長度不確定。 數(shù)字后端設(shè)計(jì)流程 2 哪些工作要 APR工具完成? ?芯片布圖( RAM,ROM等的擺放、芯片供電網(wǎng)絡(luò)配置、I/O PAD擺放) ?標(biāo)準(zhǔn)單元的布局 ?時(shí)鐘樹和復(fù)位樹綜合 ?布線 ?DRC ?LVS ?DFM( Design For Manufacturing) 數(shù)字后端設(shè)計(jì)流程 3 ASTRO布局布線流程 數(shù)字后端設(shè)計(jì)流程 4 布圖 布圖步驟主要完成宏單元的放置,電源規(guī)劃以及PAD的擺放,布圖影響到整個(gè)設(shè)計(jì)的繞線難易以及時(shí)序收斂。 ?由于在綜合過程中電路節(jié)點(diǎn)名稱可能改變,因此可以使用形式驗(yàn)證工具找到 RTL代碼中節(jié)點(diǎn)在網(wǎng)表中的對應(yīng)節(jié)點(diǎn)。 數(shù)字前端設(shè)計(jì)流程 13 形式驗(yàn)證 ?靜態(tài)時(shí)序分析檢查了電路時(shí)序是否滿足要求,而形式驗(yàn)證檢查了電路功能的正確性。 ?可以將延時(shí)信息寫入 SDF( synopsys delay file)文件用于后仿真。 ?當(dāng)特征尺寸降低時(shí),此種估計(jì)方法越來越不準(zhǔn)確,所以可以使用 physical synthesis技術(shù)。 數(shù)字前端設(shè)計(jì)流程 9 延時(shí)計(jì)算 ?采用 wire load model可以計(jì)算電路端到端路徂延時(shí)。 ?仍然采用 wire load model來估算電路時(shí)序。 TIPS: 數(shù)字前端設(shè)計(jì)流程 8 使用 PT進(jìn)行 STA ?SYNOPSYS – Prime Time ?只是一個(gè)時(shí)序分析工具,本身不對電路做任何修改。 數(shù)字前端設(shè)計(jì)流程 7 使用 DC綜合 ?關(guān)于延時(shí)計(jì)算將在靜態(tài)時(shí)序分析部分詳細(xì)介紹。所以要對綜合迚行約束! ?綜合器中也有靜態(tài)時(shí)序分析功能,用來計(jì)算當(dāng)前綜合結(jié)果的工作速率。 數(shù)字前端設(shè)計(jì)流程 6 使用 DC綜合 綜合不僅僅要求功能,也要求時(shí)序! ?綜合具有一定條件,如工作頻率、電路面積等。 FPGA綜合是將逡輯映射為 FPGA器件資源(如 LUT,REG,MEMBLOCK);ASIC綜合是將逡輯映射為標(biāo)準(zhǔn)單元(如門電路,寄存器, RAM,ROM)。此種方法仿真時(shí)間短,覆蓋率高,為業(yè)界普遍采用的方式。此種方式的仿真時(shí)間較長,丐覆蓋率相對較低。 模擬電路設(shè)計(jì)的迭代次數(shù)甚至更多。 術(shù)詫: tapeout—提交最終GDS2文件做加工; Foundry—芯片代工廠,如中芯國際。 數(shù)字后端設(shè)計(jì)。 ?Tips:可以參考 QUATURS II的 design flow??! Contents 基于標(biāo)準(zhǔn)單元的 ASIC設(shè)計(jì)流程 1 數(shù)字前端設(shè)計(jì) (frontend) 2 數(shù)字后端設(shè)計(jì) (backend) 3 Q A 4 3 教研室 ASIC后端文件歸檔 Contents 基于標(biāo)準(zhǔn)單元的 ASIC設(shè)計(jì)流程 1 數(shù)字前端設(shè)計(jì) (frontend) 2 數(shù)字后端設(shè)計(jì) (backend) 3 Q A 4 3 教研室 ASIC后端文件歸檔 基于 standcell的 ASIC設(shè)計(jì)流程 A
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1