freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內容

基于fpga的fsk調制解調器設計畢業(yè)設計(論文)-文庫吧資料

2025-01-22 12:56本頁面
  

【正文】 DL的內容,公布了新版本的VHDL,即IEEE標準的10761993版本,(簡稱93版)。自IEEE公布了VHDL的標準版本,IEEE1076(簡稱87版)之后,各EDA公司相繼推出了自己的VHDL設計環(huán)境,或宣布自己的設計工具可以和VHDL接口。 VHDL簡介VHDL的英文全名是VeryHighSpeed Integrated Circuit HardwareDescription Language,誕生于1982年。 從EDA技術的發(fā)展上看,已出現(xiàn)用于CPLD/FPGA設計的硬件C語言編譯軟件,雖然還不成熟,應用極少,但它有可能會成為繼VHDL和Verilog之后,設計大規(guī)模CPLD/FPGA的又一種手段。 VHDL和Verilog HDL兩者相比,VHDL的書寫規(guī)則比Verilog煩瑣一些。目前最主要的硬件描述語言是VHDL和Verilog HDL。顧名思義,硬件描述語言就是指對硬件電路進行行為描述、寄存器傳輸描述或者結構化描述的一種新興語言。改進了軟件的LogicLock模塊設計功能,增添 了FastFit編譯選項,推進了網絡編輯性能,而且提升了調試能力。該平臺支持一個工作組環(huán)境下的設計要求,其中包括支持基于Internet的協(xié)作設計。Quartus II對第三方EDA工具的支持對第三方EDA工具的良好支持也使用戶可以在設計流程的各個階段使用熟悉的第三放EDA工具。支持IP核,包含了LPM/MegaFunction宏功能模塊庫,用戶可以充分利用成熟的模塊,簡化了設計的復雜性、加快了設計速度。Quartus II對器件的支持Quartus II支持Altera公司的MAX 3000A系列、MAX 7000系列、MAX 9000系列、ACEX 1K系列、APEX 20K系列、APEX II系列、FLEX 6000系列、FLEX 10K系列,支持MAX7000/MAX3000等乘積項器件?! uartus II可以在XP、Linux以及Unix上使用,除了可以使用Tcl腳本完成設計流程外,提供了完善的用戶圖形界面設計方式。Quartus II 是Altera公司繼Max+plus II之后開發(fā)的一種針對其公司生產的系列CPLD/PGFA器件的綜合性開發(fā)軟件,它的版本不斷升級,這里介紹的是Quartus II ,該軟件有如下幾個顯著的特點:Quartus II 的優(yōu)點該軟件界面友好,使用便捷,功能強大,是一個完全集成化的可編程邏輯設計環(huán)境,是先進的EDA工具軟件。故本次設計采用Quartus II作為設計平臺 Quartus II簡介Max+plus II 作為Altera的上一代PLD設計軟件,由于其出色的易用性而得到了廣泛的應用。這些工具都有較強的功能,一般可用于幾個方面,例如很多軟件都可以進行電路設計與仿真,同時還可以進行PCB自動布局布線,可輸出多種網表文件與第三方軟件接口。第2節(jié) EDA設計平臺選擇 EDA工具軟件 EDA工具軟件可大致可分為芯片設計輔助軟件、可編程芯片輔助設計軟件、系統(tǒng)設計輔助軟件等三類。這樣,同一片F(xiàn)PGA,不同的編程數(shù)據,可以產生不同的電路功能。FPGA的編程無須專用的FPGA編程器,只須用通用的EPROM、PROM編程器即可。加電時,F(xiàn)PGA芯片將EPROM中數(shù)據讀入片內編程RAM中,配置完成后,F(xiàn)PGA進入工作狀態(tài)。FPGA是由存放在片內RAM中的程序來設置其工作狀態(tài)的,因此,工作時需要對片內的RAM進行編程。5) FPGA采用高速CMOS工藝,功耗低,可以與CMOS、TTL電平兼容。3)FPGA內部有豐富的觸發(fā)器和I/O引腳。 基本特點1)采用FPGA設計ASIC電路(專用集成電路),用戶不需要投片生產,就能得到合用的芯片。FPGA利用小型查找表(161RAM)來實現(xiàn)組合邏輯,每個查找表連接到一個D觸發(fā)器的輸入端,觸發(fā)器再來驅動其他邏輯電路或驅動I/O,由此構成了既可實現(xiàn)組合邏輯功能又可實現(xiàn)時序邏輯功能的基本邏輯單元模塊,這些模塊間利用金屬連線互相連接或連接到I/O模塊。 工作原理FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個概念,內部包括可配置邏輯模塊CLB(Configurable Logic Block)、輸出輸入模塊IOB(Input Output Block)和內部連線(Interconnect)三個部分。而應用的變化也使FPGA產品
點擊復制文檔內容
環(huán)評公示相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1