freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

畢業(yè)設(shè)計(jì)論文_基于fpga的lcd驅(qū)動(dòng)顯示電路的設(shè)計(jì)與實(shí)現(xiàn)(參考版)

2024-11-14 10:03本頁面
  

【正文】 。30樓 m2。 本工程耐火等級(jí)二級(jí),屋面防水等級(jí)三級(jí),地震防烈度為 8度,設(shè)計(jì)使用年限 50 年。 一、 工程概況: 西夏建材城生活區(qū) 2 30住宅樓位于銀川市新市區(qū) ,橡膠廠對(duì)面。下文為附加文檔,如不需要,下載后可以編輯刪除,謝謝! 施工組織設(shè)計(jì) 本施工組織設(shè)計(jì)是本著“一流的質(zhì)量 、一流的工期、科學(xué)管理”來進(jìn)行編制的。在此,也對(duì)他們表示衷心感謝。感謝我的班主任 葉景明老師,陳麗媛老師 ,謝謝他 們 在這四年中為我們?nèi)嗨龅囊磺?,?們 不求回報(bào),無私奉獻(xiàn)的精神很讓我感動(dòng),再次向 您們 表示由衷的感謝。沒有 田 老師的幫助也就沒有今天的這篇論文。此外,本系統(tǒng)只是 LCD 驅(qū)動(dòng)顯示電路 中一部分, 其中的功能還 沒有完全開發(fā)出來,隨著水平的提高和對(duì)專業(yè)的認(rèn)識(shí),我將會(huì) 不斷開發(fā),改進(jìn)和 版本升級(jí)。再次,我還應(yīng)該多掌握些 驗(yàn)證,檢測(cè)方面 的 技術(shù) ,提高自身 專業(yè)英語水平 ,提高自己 使用英文 軟件的能力。首先,最初開發(fā)本系統(tǒng)時(shí),對(duì)開發(fā)工具的掌握還不 很全面,走了不少?gòu)澛???紤]其 易用性,以方便之后模塊的移植和應(yīng)用 ,所以本項(xiàng)目從設(shè)計(jì)之初就體現(xiàn)了較好的整體性。此電路具有以下功能: 在 LCD 液晶顯示器 上顯示任意的英文字符和 阿拉伯 數(shù)字,根據(jù)輸入數(shù)據(jù)的變化同步變化 LCD 液晶顯示器 上顯示的內(nèi)容, 將儲(chǔ)存模塊中的 數(shù)據(jù)正常地顯示在 LCD 液晶顯示器 上。 東北大學(xué)東軟信息學(xué)院畢業(yè)設(shè)計(jì)(論文) 第 7章 結(jié)論 24 第 7 章 結(jié) 論 通過 兩 個(gè)月的努力,在老師與同學(xué)們的指導(dǎo)幫助下, 基于 FPGA 的 LCD 驅(qū)動(dòng)顯示電路的設(shè)計(jì)與實(shí)現(xiàn) 系統(tǒng)的開發(fā)終于 順利的完成 了。 圖 仿真波形 1 1253 納秒 圖 仿真波形 963 1253 納秒 對(duì) TC1602 液晶顯示器進(jìn)行 FPGA 驗(yàn)證 將 lcdcontrol_verilog 電路下載到 Xilinx Spartan3S1500 FPGA 開發(fā)板 上 。 系統(tǒng)測(cè)試 仿真波形 在系統(tǒng) 仿真得出 波形時(shí),出現(xiàn)無波形現(xiàn)象,查找后,發(fā)現(xiàn)是幾個(gè)使能端的配置出現(xiàn)問題經(jīng)過分析,得出 lcd_en、 lcd_rs、 lcd_rw、 reset 的初始值分別為 0、 0、 0、 1, 并如下圖(圖 ,圖 )中進(jìn)行變化時(shí), data [3:0]、 TX_FILE[31:0]、的 波形正確 ,且 TX_ERROR波形表示無錯(cuò)誤。它在軟件的整個(gè)生存期中占據(jù)重要的位置,對(duì)軟件可靠性保證具有極其重要的意義。 end end default: begin state=write_instr。 datat=datat+1。 state=write_dataup4_1。 end write_datadown4_2: begin if(datat==39) begin data= myramdown[datat][3:0]。 data= myramdown[datat][7:4]。 lcd_rs=139。 end write_dataup4_2: begin lcd_rs=139。b0000。 state=set_ddramadddown。 data=439。 lcd_rs=139。 state=write_dataup4_1。 end else begin data= myramup[datat][3:0]。 datat=0。 state=write_datadown4_1。b1。 state=write_dataup4_1 。b0000。 datat=datat+1。 end … … 東北大學(xué)東軟信息學(xué)院畢業(yè)設(shè)計(jì)(論文) 第 5章 系統(tǒng) 實(shí)現(xiàn) 20 else if(datat==10) //設(shè)置 DDRam中的字體顯示位置 begin data=439。b0011。b0。b0。 end end always (posedge lcd_clk or negedge reset) begin if(!reset) begin state=write_instr。 end else begin num=0。 圖 電路圖 東北大學(xué)東軟信息學(xué)院畢業(yè)設(shè)計(jì)(論文) 第 5章 系統(tǒng) 實(shí)現(xiàn) 19 系統(tǒng)主程序代碼 節(jié)選 always (posedge clk) begin if(num2339。第二個(gè)輸出端是 lcd_en, 為讀 /寫操作允許控制脈沖輸出信號(hào),高電平有效 ,第三個(gè)輸出端是 lcd_rs,表示 為寄存器選擇控制輸出信號(hào),當(dāng) lcd_rs 為低電平時(shí),表示數(shù)據(jù)總線傳輸?shù)氖敲羁刂菩盘?hào),當(dāng) lcd_rs 為高電平時(shí),表示數(shù)據(jù)總線傳輸?shù)氖菙?shù)據(jù)信號(hào); 第四個(gè)輸出端是 lcd_rw,表示的是 讀 /寫控制輸出信號(hào),當(dāng) lcd_rw 為低電平時(shí),表示向液晶顯示屏控制芯片寫數(shù)據(jù),當(dāng) lcd_rw 為高電平時(shí),表示的是 讀取數(shù)據(jù) 。 系統(tǒng)的實(shí)現(xiàn) 電路圖 在 Xilinx ISE 軟件中仿真后得出電路圖(圖 ),本框圖共有兩個(gè)輸入端和四個(gè)輸出端,分別為 clk 、 reset、 data[3:0]、 lcd_rs、 lcd_rw、 lcd_en。在硬件設(shè)計(jì) 領(lǐng)域中, FPGA 的相對(duì)成熟的技術(shù)在通訊,信息處理等領(lǐng)域開發(fā)出了令人滿意的行業(yè)需求,并且因?yàn)?FPGA 技術(shù)在接口技術(shù),控制, IP 核技術(shù)上的不斷創(chuàng)新,使有條件的實(shí)現(xiàn)一個(gè)構(gòu)造簡(jiǎn)單,功能全面的系統(tǒng)產(chǎn)品的設(shè)計(jì)研發(fā)。這些模塊提供了強(qiáng)大的功能,是設(shè)計(jì)者更加有效的完成設(shè)計(jì)。 FPGA 的芯片結(jié)構(gòu):目前主流的 FPGA 仍然是基于查找表技術(shù)所研發(fā)的,包括這次所使用的,這已經(jīng)完全超過了先前版本的基本功能,并且整合了常用的功能,使 FPGA開發(fā)板更加實(shí)用。 Digital Lab 設(shè)計(jì)的 Spartan3 MB 開發(fā)工具包括了提供了探索這些特色功能的完美平臺(tái),令設(shè)計(jì)者快速的有效的適應(yīng)市場(chǎng)商機(jī)的需要,從而使系統(tǒng)優(yōu)化 達(dá)到最優(yōu)的性價(jià)比。 Spartan3 FPGA 系列提供各種高級(jí)應(yīng)用,接近世界主流設(shè)計(jì)理念,其中包括硬件嵌入式 18*18 乘法器來支持高性能 DSP 數(shù)字信號(hào)處理功能;片上數(shù)字時(shí)鐘管理( DCM)系統(tǒng),不需要外部時(shí)鐘管理器件,包括頻率合成,相位移動(dòng),占空比恢復(fù)等一系列功能;分布式存儲(chǔ)器與 16bit移位寄存器邏輯( SRL16) 能夠使硬件環(huán)境更加穩(wěn)定實(shí)現(xiàn) DSP 功能; 18KB 個(gè) RAM 可以用來做緩存和高速緩存;數(shù)字片上終端電阻( DCI)能夠完全去除對(duì)多個(gè)外部電阻的依賴; 8 個(gè)獨(dú)立的 I/O 組支持 24 種不相同的 I/O 標(biāo)準(zhǔn)。如果狀態(tài)機(jī)工作出現(xiàn)錯(cuò)誤,設(shè)置一個(gè)錯(cuò)誤狀態(tài) S7,此時(shí)跳轉(zhuǎn)到錯(cuò)誤狀態(tài) S7,之后跳轉(zhuǎn)回 S0 狀態(tài),指就是本狀態(tài)機(jī)得工作原理。此時(shí)順序執(zhí)行 S5 狀態(tài)的每條語句,跳轉(zhuǎn)到 S6 狀態(tài)。 狀態(tài)機(jī) 狀態(tài)機(jī)如圖(圖 )所示,其中接通電源 等待大于等于 15ms 重復(fù)發(fā)送功能控制字 發(fā)送模式控制字 發(fā)送打開顯示控制字 完成初始化命令 等待大于等于 發(fā)送 DDRAM 地址 發(fā)送需要顯示字符的編碼 東北大學(xué)東軟信息學(xué)院畢業(yè)設(shè)計(jì)(論文) 第 4章 系統(tǒng)設(shè)計(jì) 15 圖 狀態(tài)機(jī) S0: write_instr S1: write_dataup4_1 S2: write_datadown4_1 S3: set_ddramaddup S4: set_ddramadddown S5: write_dataup4_2 S6: write_datadown4_2 S7: Default 當(dāng) 復(fù)位鍵 reset 等于一的時(shí)候, S0 狀態(tài)開始工作,根據(jù)代碼可以看出,當(dāng) datat小于或等于十的時(shí)候都在 S0 狀態(tài)循環(huán)工作,當(dāng) datat 大于十的時(shí)候跳轉(zhuǎn)到 S1 狀態(tài),在 S1 狀態(tài)順序執(zhí)行完每條語句之后跳轉(zhuǎn)到 S2 狀態(tài),這個(gè)時(shí)候如果 datat 不等于 39,那么跳轉(zhuǎn)會(huì) S1 狀態(tài),重新執(zhí)行 S1 狀態(tài)的每條語句直到 datat 等于 39,跳轉(zhuǎn)到 S3 狀S 0 S 7 S 1 S 6 S 4 S 3 S 5 S 2 !reset Datat=10 Datat!=39 Datat10 Datat=39 Datat=39 Wrong Datat!=39 東北大學(xué)東軟信息學(xué)院畢業(yè)設(shè)計(jì)(論文) 第 4章 系統(tǒng)設(shè)計(jì) 16 態(tài), 在執(zhí)行完 S3 狀態(tài)的每條語句之后,跳轉(zhuǎn)到 S4 狀態(tài)。由于執(zhí)行不同的操作過程,需要的時(shí)間也不一樣,因此采用計(jì)數(shù) 器與狀態(tài)機(jī)配合的方式。發(fā)送初始化命令,發(fā)送成功后,如果等待時(shí)間大于等于 毫秒,那么發(fā)送 DDRAM 地址,再發(fā)送需要西安市字符的編碼,然后再循環(huán)依次發(fā)送 DDRAM 地址和需要顯示字符的編碼。 圖 液晶模塊的內(nèi)部顯示地址 流程圖和狀態(tài)機(jī)的設(shè)計(jì) FPGA 向液晶顯示屏控制芯片發(fā)送指令的流程圖 如 圖 所示 ,首先接通電源,發(fā)送功能控制字,如果等待時(shí)間大于 15 毫秒的時(shí)候,重復(fù)發(fā)送功能控制字。 系統(tǒng)的功能結(jié)構(gòu)設(shè)計(jì) 接口電路設(shè)計(jì) TC1602 液晶顯 示模塊可以和 51 系列單片機(jī)直接接口,下 圖為 是 S51 增強(qiáng)型實(shí)驗(yàn)板的液晶接口電路 (圖 ) 圖 接口電路設(shè)計(jì) 液晶模塊的內(nèi)部顯示地址 液晶顯示模塊是一個(gè)慢顯示器件,所以在執(zhí)行每條指令之前一定要確認(rèn)模塊的忙標(biāo)志為低電平,表示不忙,否則此指令失效。最后實(shí)現(xiàn)使用FPGA 在 LCD 上顯示任意的英文字符 和阿拉伯?dāng)?shù)字 ,另外要能根據(jù)輸入數(shù)據(jù)的變化同步變化 LCD 上顯示的內(nèi)容。數(shù)據(jù)通道主要實(shí)現(xiàn)根據(jù)控制單元送來的信號(hào),生成對(duì)數(shù)據(jù)信號(hào)的判斷??刂茊卧目刂菩盘?hào)由數(shù)據(jù)通道處理,把處理的結(jié)果反饋給控制單元??刂茊卧彩窍到y(tǒng)的一個(gè)重要組成部分,控制單元可由狀態(tài)機(jī)的轉(zhuǎn)移來實(shí)現(xiàn),要求合理控制各個(gè)狀態(tài)的轉(zhuǎn)移條件。在數(shù)據(jù)通道的提取中,規(guī)劃出所需要的單元模塊,模塊之間鏈接的關(guān)系。 系統(tǒng)開發(fā)環(huán)境 硬件配置: TC1602 液晶模塊 東北大學(xué)東軟信息 學(xué)院 畢業(yè)設(shè)計(jì)(論文) 第 3章 系統(tǒng)分析 12 操作系統(tǒng): Windows xp 仿真 工具: ModelSim 開發(fā)語言: Verilog 系統(tǒng)任務(wù)的可行性分析 在系統(tǒng)設(shè)計(jì)的過程中,要基于高級(jí)數(shù)字系統(tǒng)設(shè)計(jì)與驗(yàn)證的指導(dǎo)思想為設(shè)計(jì)方法,首先要對(duì)本設(shè)計(jì)的算法實(shí)現(xiàn)有一個(gè)整體上的學(xué)習(xí)以及周邊知識(shí)的了 解,思想上保持統(tǒng)一,實(shí)現(xiàn)整體框圖設(shè)計(jì),然后對(duì)流程圖設(shè)計(jì),以求最簡(jiǎn)化。然后介紹一下 FPGA 向液晶顯示 屏控
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評(píng)公示相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1