freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga的數(shù)字時(shí)鐘課程設(shè)計(jì)(參考版)

2024-11-12 06:25本頁面
  

【正文】 。最后得不到一個(gè)正確的結(jié)果,還浪費(fèi)了很多的時(shí)間和精力。首先我們應(yīng)該仔細(xì)的去分析和理解它。實(shí)現(xiàn)電路功能的正確性。 在進(jìn)行電路的仿真時(shí),得到的結(jié)果有時(shí)與我們所要的結(jié)果不符合,這可能是自己對(duì)這種電路語言的不理解導(dǎo)致錯(cuò)誤,也有可能是自己的邏輯和設(shè)計(jì)算法有不對(duì)的地方。對(duì)電路所要實(shí)現(xiàn)的功能進(jìn)行模塊化,然后在進(jìn)行各個(gè)模塊的定義和實(shí)現(xiàn)。這樣我們就可以在宏觀上對(duì)自己設(shè)計(jì)的電路有了一個(gè)整體的理解,不至于在自己設(shè)計(jì)的時(shí)候出現(xiàn)對(duì)電路的盲目理解。 在使用 verilog HDL 進(jìn)行電路代碼的書寫時(shí),應(yīng)該首先總體的設(shè)計(jì)電路的總體輸入 和輸出引腳。調(diào)整時(shí)間的時(shí)候,我使用了按鍵的觸發(fā),結(jié)果在時(shí)間調(diào)整計(jì)時(shí)的時(shí)候老是出現(xiàn)時(shí)間的快速跳動(dòng)和不確定性。在進(jìn)行時(shí)分秒的計(jì)時(shí)時(shí),我對(duì)時(shí)間的如何進(jìn)位沒有很好的理解,在計(jì)時(shí)時(shí)出現(xiàn)了很多問題,最后在同學(xué)的幫助下得到了很好的解決。結(jié)果在最后的設(shè)計(jì)綜合的時(shí)候,設(shè)計(jì)的各個(gè)模塊不能進(jìn)行順利的綜合和仿真。 endcase end end endmodule D Z Z _Y Min s tD A T A _I N [3. .0]DLE D [7. .0] 綜合布局布線報(bào)告 總體設(shè)計(jì)模塊:分頻、計(jì)時(shí)、譯碼; C L KR E S E TC L K 1 HC L K 1 KC L K 4 HC L K 1 HC L K 1 KC L K 4 HR E S E TK E Y [1 ..0 ]BO U T [3 ..0 ]S E G [5 ..0 ]DD A T A _ IN [3 ..0 ]L E D [7 ..0 ]D Z Z _ F P :A 1R E S E TCLKK E Y [1 ..0 ]L E D [7 ..0 ]S E G [5 ..0 ]D Z Z _ Z H 1 :A 2D Z Z _ Y M :A 7 計(jì)時(shí):控制、秒計(jì)時(shí)、分計(jì)時(shí)、時(shí)計(jì)時(shí)、循環(huán)選擇; C L K 4 HR E S E TK E Y [1 ..0 ]DENH O U R [4 ..0 ]M IN [5 ..0 ]S E C [5 ..0 ]T S [1 ..0 ]C L KDKEND A T A _ H [4 ..0 ]T S [1 ..0 ]H O U R [4 ..0 ]C L KDKEND A T A _ S [5 ..0 ]T S [1 ..0 ]COS E C [5 ..0 ]C L KDKEND A T A _ M [5 ..0 ]T S [1 ..0 ]COM IN [5 ..0 ]C L K 1 KD A T A _ S [5 ..0 ]D A T A _ M [5 ..0 ]D A T A _ H [4 ..0 ]BO U T [3 ..0 ]S E G [5 ..0 ]D Z Z _ H :A 2R ES ETC L K1 HC L K4 HC L K1 KKE Y [1 ..0 ]D Z Z _ S: A 3 D Z Z _ M :A 4T :A 1D Z Z _ SL :A 5BO U T [3 ..0 ]SE G [5 ..0 ] 作業(yè) 心得體會(huì) 在本次的 作業(yè) 報(bào)告中我學(xué)會(huì)了如何使用 modesim和 quartus 軟件進(jìn)行電路的驗(yàn)證和仿真 。 end default:LED=839。 end S9:begin LED=839。 end S8:begin LED=839。 end S7:begin LED=839。 end S6:begin LED=839。 end S5:begin LED=839。 end S4:begin LED=839。 end S3:begin LED=839。 end S2:begin LED=839。 end S1:begin LED=839。 endcase end else begin case(DATA_IN) S0:begin LED=839。 end default:LED=839。 end S9:begin LED=839。 end S8:begin LED=839。 end S7:begin LED=839。 end S6:begin LED=839。 end S5:begin LED=839。 end S4:begin LED=839。 end S3:begin LED=839。 end
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評(píng)公示相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1