【正文】
effectively creating onchip “pockets” where noise and power supply parameters are carefully controlled. On top of its protection skills, the deep trench technology also helps to minimize die area by allowing dense packing of highvoltage analog pockets with lowvoltage regions. You can obtain improvements in die area of 10 to 60 percent over designs that use standard junction isolation techniques. As mentioned earlier, the reason that system designers are using deep submicron technologies in those markets is often linked to the availability of devices in those technologies, not the plexity of the application itself. The plexity can be handled in many cases by an 8bit microcontroller, or 32bit for highend applications. Products such as 蘭州理工大學(xué)畢業(yè)設(shè)計 28 the 181。 蘭州理工大學(xué)畢業(yè)設(shè)計 25 參考文獻 [1]. 熊偉 候傳教 . Multisim7電路設(shè)計及仿真應(yīng)用 [M]. 清華大學(xué) 出版社 , 2020 [2]. 陽昌漢 . 高頻電子線路 [M]. 高等教育 出版社 , 2020 [3]. 吳運昌 . 模擬集成電路原理與應(yīng)用 [M]. 華 南理工大學(xué)出版社, 2020 [4]. 沈偉慈 . 通信電路 [M]. 西安電子科技大學(xué)出版社, 2020 [5]. 李爭 . 低噪聲電荷泵鎖相電路設(shè)計理論與技術(shù),北京交通大學(xué) .碩士學(xué)位論文 , 2020 [6]. 鄭繼禹 , 張厥盛 , 萬心平 . 鎖相環(huán)原理與應(yīng)用 [M]. 人民郵電出版社, 1984 [7]. Floyd ,Phase lock Techniques(Second Edition),Publication:New York,John Wiley,1979. [8]. Roland ,Phaselocked Loops Design,Simulation and Application,清華大學(xué)出版社, 2020 [9]. 張輝,曹麗娜 .. 現(xiàn)代通信原理與技術(shù) [M]. 西安電子科技大學(xué)出版社, 2020 [10]. 鄭繼禹 , 張厥盛 , 萬心平 . 鎖相技術(shù) [M]. 西安電子科技大學(xué)出版社, 1994 [11] 謝自美 .電子線路綜合設(shè)計 .華中科技大學(xué)出版社 , [12] Best,Roland E.,Phase—Looked Loop Theory,Design and Applications McGRAW—Hill,1984 [13] 沈偉慈 .通信電路 .西安電子科技大學(xué)出版社, 2020 蘭州理工大學(xué)畢業(yè)設(shè)計 26 附錄: (外文翻譯 ) Bridging the Gap between the Analog and Digital Worlds Most applications require the coexistence of analog and digital functionality, and the benefits of bining this functionality on a single chip are significant. Such mixedsignal integration, however, also presents significant challenges. Furthermore, digital and analog developments tend to evolve at differing rates, yet mixedsignal solutions for markets such as industrial, automotive and medical, must remain available over significant time periods. The latest mixedsignal semiconductor processes are helping to address some of these issues, and this article will look at some of the issues designers should consider when specifying integrated mixedsignal solutions. Mixedsignal solution for the real world System designers often partition the digital portion from the analog section of a given design for a variety of reasons: the availability of mixing ponents for the two technologies, the plexity of the digital design or again because of the existence of pure digital processing parts as standard products. Placing the analog elements in an integrated circuit definitively allows the system designer to optimize the costs of its entire module. This integration approach is usually difficult for advanced markets such as telemunications or puters, but makes sense for more mature or conservative markets such as automotive, medical and industrial. For most of these mature market’s applications, digital functions are finding their way onto what once were pure analog designs. Adding digital functions to an analog design is helped in part by the development of new process technologies that can handle both shortchannel, fastswitching digital transistors as well as highvoltage analog transistors. For example, AMI Semiconductor’s latest mixedsignal technology offers digital and analog integration capabilities on the same design platform. The I3T technology family is based on standard CMOS 181。本次 畢業(yè)設(shè)計 都高度依賴計算機,從仿真到繪制原理圖,再到參數(shù)調(diào)節(jié),可以說每一步都很艱難,每一步都是我一步一個腳印結(jié)結(jié)實實踩下去的。當(dāng)最終的電路方案設(shè)計出 來以后,我請教了我 的 指導(dǎo)老師 何老師 及學(xué)的比較好的同學(xué),他們的一個小小指點就給我們很大啟示和靈感,對我的 電路 圖提出了很多有價值的建議,在此對熱心幫助我的老師和同學(xué)表示衷心感謝。 經(jīng)過 一個學(xué)期 的時間,終于完成這次 基于 Multisim的鎖相解調(diào)系統(tǒng)設(shè)計的畢業(yè) 設(shè)計任務(wù)。后經(jīng)過不斷的嘗試改變 C2 的值,最終把 C2 的值設(shè)為 100nF,終于解調(diào)出很好的數(shù)字基帶信號如下圖 : 蘭州理工大學(xué)畢業(yè)設(shè)計 23 圖 C2=100nF時的波形 蘭州理工大學(xué)畢業(yè)設(shè)計 24 總結(jié) 該文 分別設(shè)計了 2ASK、 2PSK、 2FSK 的調(diào)制解調(diào)電路, 其 功能 為數(shù)字基帶信號 經(jīng)過調(diào)制輸出一個模擬信號,然后用鎖相環(huán)進行解調(diào), 最后采用 Multisim軟件進行仿真。低通濾波器輸出的波形失真比較大,不過最后經(jīng)過抽樣判決電路整形后可以很好的解調(diào)出數(shù)字基帶脈沖。 2ASK 基于 Multisim仿真的調(diào)制解調(diào)電路的整體電路設(shè)計圖如圖 : 蘭州理工大學(xué)畢業(yè)設(shè)計 21 圖 2ASK調(diào)制解調(diào)電路圖 圖 2ASK 調(diào)制解調(diào)仿真圖 蘭州理工大學(xué)畢業(yè)設(shè)計 22 解調(diào)結(jié)果分析 由于在解調(diào) 2ASK、 2FSK、 2PSK 時的數(shù)字基帶信號都為 1KHZ,而在解調(diào)時壓控震蕩器的中心頻率都為 1KHZ,所以該文中三個信號的解調(diào)電路都是一樣的。 圖 非相干解調(diào)方式 圖 相干解調(diào)方式 該文 2ASK 的調(diào)制方法采用的是模擬相乘法,而調(diào)制則采用的是相干解調(diào)。( 2)數(shù)字鍵控法:用開關(guān)電路控制輸出調(diào)制信號,當(dāng)開關(guān)接載波就有信號輸出,當(dāng)開關(guān)接地就沒信號輸出,其電路如圖 。 蘭州理工大學(xué)畢業(yè)設(shè)計 19 圖 2PSK調(diào)制解調(diào)電路圖仿真結(jié)果 2ASK 調(diào)制解調(diào)電路設(shè)計 2ASK 調(diào)制解調(diào)電路設(shè)計原理 在二進制數(shù)字振幅調(diào)制中,載波的幅度隨著調(diào)制信號的變化而變化,實現(xiàn)這種調(diào)制的 方式 有兩種:( 1) 模擬 相乘法:通過相乘器直接將載波和數(shù)字信號相乘得到輸出信號,這種直接利用二進制數(shù)字信號的振幅來調(diào)制正弦載波的方式稱為 模擬 相乘法,其電路如圖 所示。 蘭州理工大學(xué)畢業(yè)設(shè)計 18 壓 控 振 蕩 器抽 樣 判 決模 擬 乘 法 器 低 通 濾 波 器調(diào) 制 信 號基 帶 信 號定 時 脈 沖 圖 2PSK 解調(diào)原理框圖 2PSK 調(diào)制與解調(diào)電路的設(shè)計與仿真 2PSK 調(diào)制電路采用鍵控法調(diào)制,而解調(diào)電路的設(shè)計是采用鎖相環(huán)進行解調(diào), 2PSK信號通過鎖相環(huán)最終解調(diào)出數(shù)字基帶信號。 其中圖 是采用模擬 調(diào)頻 的方法產(chǎn)生 2PSK信號 ,圖 2PSK信號 .本設(shè)計調(diào)制 2PSK時采用的是鍵控法。 分別表示二進制數(shù)字基帶信號的 1 和 0。 通常用已調(diào)信號載波的 0176。 該文 主要介紹 2PSK的調(diào)制與解調(diào)。 1腳 GROUND/GND 接地 2腳 INPUT+ 正向輸入端 3腳 INPUT 反相輸入端 7腳 OUTPUT 輸出端 5腳 BALANCE 平衡 6腳 BALANCE/STROBE 平衡 /選通 8腳 V+ 電源 + 4腳 V 電源 圖 LM311引腳圖 圖 抽樣判決電路圖 2FSK 解調(diào)電路的整體設(shè)計 2FSK 解調(diào)電路的設(shè)計是采用鎖相環(huán)進行解調(diào), 2FSK 信號通過鎖相環(huán)最終解調(diào)出數(shù)字基帶信號。壓控振蕩器的電路圖如圖 : 圖 蘭州理工大學(xué)畢業(yè)設(shè)計 15 4)抽樣判決電路( LM311) 工作原理: LM311是當(dāng) 2腳電壓高于 3腳電壓時輸出高電平,反之則輸出低電平。 蘭州理工大學(xué)畢業(yè)設(shè)計 14 圖 環(huán)路濾波器 3)壓控振蕩器的壓控特性如圖 所示, 該特性說明壓控振蕩器的振蕩頻率 ω u以 ω 0為中心,隨輸入信號電壓 uc( t) 的變化而變化。其中 LC選頻電路函數(shù): , 選頻 網(wǎng)絡(luò)如圖 所示: 圖 變頻電路圖 3) 2FSK 調(diào)制的整體電路圖的設(shè)計 12f LC??蘭州理工大學(xué)畢業(yè)設(shè)計 11 圖 2FSK的 Multisim調(diào)制仿真電路圖 4) 2FSK 調(diào)制電路的仿真 圖 脈沖信號 輸出波形 蘭州理工大學(xué)畢業(yè)設(shè)計 12 圖 變頻電路輸出波形 圖 2FSK的仿真效果圖 蘭州理工大學(xué)畢業(yè)設(shè)計 13