freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于maxii系列cpld的微波爐控制器芯片設(shè)計-wenkub.com

2025-06-15 14:50 本頁面
   

【正文】 參考文獻(xiàn)[1]李景華,杜玉遠(yuǎn) 可編程邏輯器件與EDA技術(shù). 沈陽:東北大學(xué)出版社,2000[2]王國強(qiáng) EDA技術(shù)與應(yīng)用. 北京:電子工業(yè)出版社,2006[3]億特科技. CPLD/:人民郵電出版社,2005[4]徐光輝,程東旭,黃如. 基于FPGA的嵌入式開發(fā)與應(yīng)用。,對該軟件的語言有了更深一層次的理解。最后參照每個模塊把輸入和輸出引腳設(shè)定,運(yùn)用我們所學(xué)的VHDL語言進(jìn)行編程。在編寫程序的過程中,遇到了很多問題,使我發(fā)現(xiàn)自己以前學(xué)習(xí)上存在的不足。 END PROCESS。 o WHEN1100=DOUT7=1010100。 7 WHEN1000=DOUT7=1111111。 3 WHEN0100=DOUT7=1100110。ARCHITECTURE rtl OF YMQ47 IS BEGIN PROCESS(AIN4) BEGIN CASE AIN4 IS WHEN0000=DOUT7=0111111。USE 。 DONE=S0 AND S1 AND S2 AND S3。 U1:t10 PORT MAP(CLK0,LOAD,CLR,COOK,DATA(3 DOWNTO 0),SEC0,S0)。SIGNAL S1:STD_LOGIC。 CARRY_OUT:OUT STD_LOGIC )。 LOAD,CLR:IN STD_LOGIC。 輸入 Q:OUT STD_LOGIC_VECTOR(3 DOWNTO 0)。ARCHITECTURE rtl OF counter IS定義十進(jìn)制和六進(jìn)制計數(shù)器電路模塊COMPONENT t10 IS PORT( CLK:IN STD_LOGIC。 秒十位 MIN0:OUT STD_LOGIC_VECTOR(3 DOWNTO 0)。 CLK:IN STD_LOGIC。計時電路的VHDL實現(xiàn)如下:計數(shù)器電路模塊設(shè)計LIBRARY IEEE。 END IF。 IF TMP=0000THEN CARRY_OUT=39。139。THEN 上升沿時進(jìn)行6進(jìn)制減法 IF EN=39。 THEN TMP=DATAIN。139。 CARRY_OUT:OUT STD_LOGIC )。 LOAD,CLR:IN STD_LOGIC。六進(jìn)制減法計數(shù)器LIBRARY IEEE。 END IF。 IF TMP=0000THEN CARRY_OUT=39。139。THEN 上升沿時,執(zhí)行10進(jìn)制減法 IF EN=39。THEN 否則裝載輸入的數(shù)據(jù) TMP=DATAIN。139。 輸出的4位數(shù)據(jù) CARRY_OUT:OUT STD_LOGIC 數(shù)據(jù)裝載 )。 LOAD,CLR:IN STD_LOGIC。計時器電路的符號圖計時器電路的源程序十進(jìn)制計數(shù)器LIBRARY IEEE。 WHEN OTHERS=NULL。LD_CLK。 VARIABLE TEMP:STD_LOGIC_VECTOR(2 DOWNTO 0)。 輸出16位數(shù)據(jù) LOAD:OUT STD_LOGIC 選擇狀態(tài) )。 輸入16位數(shù)據(jù) LD_TEST:IN STD_LOGIC。數(shù)據(jù)裝載的符號圖數(shù)據(jù)裝載的源程序數(shù)據(jù)裝載電路的VHDL實現(xiàn)如下:LIBRARY IEEE。 WHEN OTHERS=NULL。 ELSE NXT=TIMER。139。 COOK=39。139。 THEN 設(shè)置 SET_T NXT=SET_CLOCK。 設(shè)置TEST LD_TEST=39。039。039。039。039。039。PROCESS(CLK,CUR,SET_T,START,TEST,DONE) ISBEGIN NXT=IDLE。 賦予SET_T持續(xù)電平 ELSE LED_SET_T = 39。 IF SET_T0 = 39。EVENT AND SET_T = 39。139。 否則自動加1 END IF。 THEN 設(shè)置秒的個位 IF DATATMP(3 DOWNTO 0) = 1001 THEN 9自動跳轉(zhuǎn)到0 DATATMP(3 DOWNTO 0) = 0000。 否則自動加1 END IF。139。 END IF。EVENT AND KEY(2) = 39。 ELSE DATATMP(15 DOWNTO 12) = DATATMP(15 DOWNTO 12) + 1。 ELSE IF KEY(3)39。139。 THEN CUR=NXT。 THEN 復(fù)位時將IDLE(顯示0000)賦予當(dāng)前狀態(tài) CUR=IDLE。 2個信號:下一狀態(tài)、當(dāng)前狀態(tài)SIGNAL DATATMP:STD_LOGIC_VECTOR(15 DOWNTO 0)。 LED顯示狀態(tài) LD_DONE:OUT STD_LOGIC LED顯示完成 )。 指示烹調(diào)狀態(tài),提示計時器開始計數(shù) LD_TEST:OUT STD_LOGIC。 開始烹調(diào)信號 TEST:IN STD_LOGIC。ENTITY controllor IS PORT( RESET:IN STD_LOGIC。顯示譯碼控制部分的設(shè)計顯示的數(shù)字或字母BCD編碼七段顯示驅(qū)動編碼(g~a)0000001111111000100001102001
點(diǎn)擊復(fù)制文檔內(nèi)容
黨政相關(guān)相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1