freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

計算機(jī)組成原理--實驗報告合集-資料下載頁

2024-10-25 02:51本頁面
  

【正文】 法運(yùn)算 239。b01:{cout,D}=A+B。239。b10: {cout,D}=AB。//減法運(yùn)算 239。b11:{cout,D}=AB。endcase end end endmoduleI/O 端口與指示燈的連接方式: A[3:0] 與K1,K2,K3,K4相連,B[3:0]與K5,K6,K7,K8相連,M與K10相連,SE與K12,K11相連,cout與L5相連,輸出端D[3:0]分別與L4,L3,L2,L1相連。八、實驗數(shù)據(jù)及結(jié)果分析:電路圖如圖二、三所示:圖二圖三 圖三中,當(dāng)輸入為01時,發(fā)現(xiàn)指示燈結(jié)果如為D[3:0]=1111 且cout=1。分析后可知,這個結(jié)果是由于1的四位二進(jìn)制補(bǔ)碼表示為1111。九、總結(jié)、改進(jìn)建議及心得體會:通過本次實驗,我不僅完成了Verilog HDL語言從書本知識到實踐的轉(zhuǎn)化,同時也加深了對計算機(jī)CPU中的ALU模塊的各種功能的了解。把自己設(shè)計的ALU模塊加載到pq208芯片上進(jìn)行仿真驗證,非常好地鍛煉了我的動手能力,看到自己寫出的代碼能夠有實質(zhì)性的成果展示也更好的調(diào)動了我的積極性。總體來說,這次實驗是非常有收獲的。電 子 科 技 大 學(xué)實驗報告一、實驗二:存貯器設(shè)計實驗二、實驗室名稱:主樓A2411 實驗學(xué)時:4三、實驗?zāi)康模?.掌握存貯器的讀寫控制方法,(讀信號、寫信號、片選信號)。2.掌握存儲器的字?jǐn)U展和位擴(kuò)展方法。3.掌握用硬件描述語言設(shè)計存貯器的方法。4.了解存儲器種類、工作原理和特點。四、實驗原理: 實驗原理圖如下圖:分析上圖可知,我們要把16*4的存儲器擴(kuò)展為一個32*8的存儲器模塊,總共需要4塊16*4的存儲器模塊。我們首先需要把兩塊16*4的模塊連接在一起擴(kuò)展為一塊16*8的存儲器模塊,再對兩塊16*8的模塊進(jìn)行字?jǐn)U展,最終把它們擴(kuò)展為一塊32*8的靜態(tài)存儲器模塊。五、實驗內(nèi)容:用字?jǐn)U展和位擴(kuò)展的方式,設(shè)計一個32X8的靜態(tài)存儲器,能夠?qū)ζ潆S機(jī)的讀寫。其中:32表示地址的尋址空間大小,8表示數(shù)據(jù)單元的位數(shù)。要求:1.設(shè)計一個16X4的可隨機(jī)讀寫的存儲器模塊。2.利用16X4存儲器模塊,如何通過級連實現(xiàn)32X8的存儲器的功能。3.?dāng)?shù)據(jù)、地址的輸入/輸出數(shù)據(jù)/地址的輸入:開關(guān)控制。數(shù)據(jù)的輸出:指示燈顯示。4.控制信號片選:低有效。讀:低有效。寫:上升沿有效。六、實驗器材:PC機(jī)、Xilinx 集成開發(fā)壞境、pq208芯片一塊七、實驗步驟:把兩塊16*4的存儲器模塊位擴(kuò)展為16*8的存儲器模塊;繼續(xù)把兩塊16*8的存儲器模塊字?jǐn)U展為一塊32*8的存儲器模塊;在Xilinx 集成開發(fā)壞境中把寫好的實驗代碼保存;將模塊中使用到的開關(guān)與pq208的各個引腳的標(biāo)號對應(yīng)起來,將所需的開關(guān)與pq208的對應(yīng)引腳用電線連接起來,之后將驗證正確的代碼下載到pq208芯片中;根據(jù)實驗要求操作各開關(guān),對存儲器進(jìn)行讀寫操作并觀察指示燈的結(jié)果以驗證實驗的正確性;實驗代碼如下: 16*4存儲器設(shè)計模塊module ram16_4(din,addr,wr,rd,cs,dout)。parameter D_WIDTH = 4。parameter A_WIDTH = 4。input[D_WIDTH1:0] din。//D[3:0] input[A_WIDTH1:0] addr。//AD[3:0] input wr,rd,cs。output[D_WIDTH1:0]dout。reg [D_WIDTH1:0] ram [(2**A_WIDTH)1:0]。//16*4wire [D_WIDTH1:0] dout。always @(posedge wr)if(!cs)ram[addr] assign dout =(!(rd||cs))?ram[addr]:439。bzzzz。//rd cs同時為低電平ram[addr] endmodule 16*8存儲器設(shè)計模塊module ram16_8(d,ad,wr,rd,cs,dout)。input[4:0] ad。input[7:0] d。input wr,rd,cs。output[7:0] dout。ram16_4 m1(.din(d[3:0]),.addr(ad[3:0]),.wr(wr),.rd(rd),.cs(ad[4]|cs),.dout(dout[3:0]))。ram16_4 m2(.din(d[7:4]),.addr(ad[3:0]),.wr(wr),.rd(rd),.cs(~ad[4]|cs),.dout(dout[7:4]))。endmodule32*8存儲器設(shè)計模塊module ram32_8(d,ad,wr,rd,cs,dout)。input[4:0] ad。input[7:0] d。input wr,rd,cs。output[7:0] dout。ram16_8 ram16_8_1(.d(d[3:0]),.ad(ad[3:0]),.wr(wr),.rd(rd),.cs(ad[4]|cs),.dout(dout[3:0]))。ram16_8 ram16_8_2(.d(d[7:4]),.ad(ad[3:0]),.wr(wr),.rd(rd),.cs(~ad[4]|cs),.dout(dout[7:4]))。endmodule八、實驗數(shù)據(jù)及結(jié)果分析:實驗結(jié)果圖如下:九、總結(jié)、改進(jìn)建議及心得體會:本實驗對存儲器模塊進(jìn)行了字?jǐn)U展和位擴(kuò)展,將16*4的模塊擴(kuò)展為32*8的存儲器模塊,加深了我對于存儲器擴(kuò)展這部分知識的理解,同時讓我對于Verilog HDL語言中的模塊調(diào)用這部分的機(jī)制有了更深入的體會。在驗證實驗結(jié)果的環(huán)節(jié),自己動手操作對存儲器模塊進(jìn)行讀寫操作也使我對于存儲器這個計算機(jī)的重要組成部分有了一個更加感性的認(rèn)識,對于它的尋址方式,片選邏輯等機(jī)制都有了更深層次的掌握。第五篇:計算機(jī)組成原理實驗報告[推薦]湘潭大學(xué)學(xué)生實驗報告實驗名稱____________________實驗日期__________________ 學(xué)號:____________姓名:__________班級_________一、實驗?zāi)康亩?、實驗原理三、實驗要求四、實驗?nèi)容與步驟五、實驗環(huán)境與設(shè)備六、實驗代碼設(shè)計(含符號說明)七、實驗驗證與測試八、測試數(shù)據(jù)九、實驗過程中出現(xiàn)的問題及處理情況(包括實驗現(xiàn)象、原因分析、排除故障的方法等)
點擊復(fù)制文檔內(nèi)容
研究報告相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1