freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

amba_總線_介紹-資料下載頁(yè)

2025-03-10 08:49本頁(yè)面
  

【正文】 入 SPLIT/RETRY Master不能進(jìn)行傳輸 插入 BUSY 75 AHB的應(yīng)用建議 Arbiter的優(yōu)先級(jí)可以配置 Slave長(zhǎng)時(shí)間不能響應(yīng)的話,一般不支持SPLIT響應(yīng),使用 RETRY響應(yīng) 總線上如果只有一個(gè) master的話,可以使用 AHB lite協(xié)議,不用 arbiter 設(shè)計(jì)一個(gè)新的 IP時(shí),要仔細(xì)核對(duì) AMBA的Feature和 IP所支持的 Feature是否匹配。 76 實(shí)現(xiàn) 如果設(shè)計(jì)中既有主設(shè)備端口又有從設(shè)備端口 通過(guò)主設(shè)備端口讀 /寫數(shù)據(jù) 通過(guò)從設(shè)備端口配置寄存器等 如處理器設(shè)置的一些參數(shù) 77 目錄 AMBA總線概述 AHB APB 不同 IP之間的互連 78 APB信號(hào) 79 APB信號(hào)(續(xù)) PADDR[31:0] 地址總線,由設(shè)備總線的 bridge單元驅(qū)動(dòng) PSELx 從譯碼器來(lái)的信號(hào),到每一個(gè)總線從設(shè)備 x PENABLE 用于在設(shè)備總線上把所有訪問(wèn)按時(shí)間階段進(jìn)行 PWRITE 高電平:寫 低電平:讀 PRDATA和 PWDATA 最多 32位寬 80 Address Decoding Stages Slave 3 (APB) Slave 1 (EBI) Slave 2 (SRAM) 0xCFFF_FFFF 0xC000_0000 0x5000_FFFF 0x5000_0000 0x3FFF_FFFF 0x0000_0000 Peripheral 3 (UART) Peripheral 1 (Int Cont) Peripheral 2 (Timers) 0xC3FF_FFFF 0xC300_0000 0xC2FF_FFFF 0xC100_0000 0xC000_FFFF 0xC000_0000 APB memory map Timer 2 Timer 1 0xC2FF_FFFF 0xC200_0000 0xC1FF_FFFF 0xC100_0000 AHB Decoder HSELapb PSELtim APB Bridge Timers AHB memory map Timers memory map 81 APB Interconnect AHB2APB Bridge APB Master PADDR HCLK PSEL1 PWRITE PSEL2 PSEL3 PCLK HADDR HWRITE Peripheral 1 Peripheral 3 Peripheral 2 PENABLE PWDATA PRDATA HRDATA HSEL HWDATA AHB APB 82 寫傳輸 83 讀傳輸 84 Bridge How to translate ahb pipelined timing to 2cycle apb timing? 85 Bridge FSM AHB Transfer 86 APB Slave 87 APB到 AHB的接口-讀 88 目錄 AMBA總線概述 AHB APB 不同 IP之間的互連 89 通信方式 Cpu (master) IP (slave) IP (master) IP (slave) 90 Memory mapped IO 每一個(gè)從設(shè)備都占用系統(tǒng)中的一段地址空間 所有的從設(shè)備都是可尋址的 寄存器 /存儲(chǔ)器都是內(nèi)存映射方式訪問(wèn) CPU/IP讀寫其他 IP的數(shù)據(jù)類似于讀寫存儲(chǔ)器 91 IP間的通信互連 主設(shè)備被 arbiter grant之后,可以訪問(wèn)總線上的所有從設(shè)備 92 一個(gè) IP可以同時(shí)擁有主設(shè)備接口和從設(shè)備接口 93 CPU和 IP之間的通信 CPU總是作為主設(shè)備 IP總是作為從設(shè)備 IP可以發(fā)出一個(gè)中斷請(qǐng)求 CPU進(jìn)入中斷模式,由 interrupt service routine (ISR)來(lái)處理中斷 94 例: DMA 95 例: DMA Step0: CPU檢查DMA的狀態(tài)以確認(rèn)是否可用 While(1) { Read(0x30004,status) if(status == 0) break。 } 96 例: DMA Step1: CPU設(shè)置( source address)、( destination address)( size) Write (0x30008,0x10000) Write(0x3000C,0x20230) Write(0x30010,0x100) Step 2: 啟動(dòng) DMA Write(0x30000,0x1) 97 例: DMA Step3: DMA把數(shù)據(jù)從memory 1 傳送到 memory 2 98 例: DMA Step 4: DMA 向CPU發(fā)出中斷請(qǐng)求 Step 5: CPU檢查DMA的狀態(tài) Read(0x30004, status) 演講完畢,謝謝觀看!
點(diǎn)擊復(fù)制文檔內(nèi)容
研究報(bào)告相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1