freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于vhdl數(shù)字電路設計-資料下載頁

2024-11-17 21:38本頁面

【導讀】利用先進的EDA工具,基于硬件描述語言,可以進行系統(tǒng)級數(shù)字邏輯電路的設計。本文簡述VHDL語言的功能及其特點,并以8位串行數(shù)。路的過程和方法。相應的描述、綜合、優(yōu)化、仿真與驗證,直到生成器件,實現(xiàn)電子設計自動化。翻譯成中文就是“超高速集成電路硬件描述語言”,它誕生于1982年。IEEE和美國國防部確認為集成電路硬件描述語言?,F(xiàn)在,VHDL作為IEEE的工業(yè)標準硬件描。VHDL支持硬件的設計、驗證、綜合和測試,以及硬件設計數(shù)據(jù)的交換、維護、修改和硬件。知道其內(nèi)部結構和算法。塊進一步細分,直到細化成一個個最簡單的單元電路。低層次的設計,再將它們組合在一起,最后形成一個單一的頂層設計文件。多種輸入方式,主要有:各種文本輸入,原理圖輸入和波形輸入。對于不同層次的模塊,應采用。不同的輸入方式進行描述。由于VHDL擅長描述模塊的邏輯功

  

【正文】 Fastest Speet Grades”的勾銷去,以便顯示出所有速度級別的器件。完成器件選擇后,按 OK,就可以進行編譯了。 8 圖 3 頂層圖形設計 結構 圖 編譯成功后進行仿真。首先建立波形文件。波形文件 建好并存盤后,選擇菜單“ Max+plus II” “ simulator”,啟動仿真操作,結束后觀察仿真波形。本設計中,仿真波形如圖 4~圖 6 所示。當給初始密碼輸入信號 LC 一個低電平時,就將程序預先設定的密碼(“ 10010101”)裝入 lock中, lock的值變?yōu)?95。按下 CLR后,系統(tǒng)復位,處于輸入密碼狀態(tài)。當輸入的開鎖密碼串行順序裝入 shift 中,并用 lamp 顯示輸入密碼的位數(shù)。密碼輸入完畢后,比較輸入的密碼 shift 是否等于預先設定的密碼 lock,若相等,鎖開啟。在圖 4 中可以看到,shift等于 lock(“ 95” ), 8位密碼輸入正確,開鎖指示燈亮,可以開鎖。 由圖 5可以看到,輸入密碼 shift“ AA”) 不等于設定密碼 lock(“ 95” ),報警指示燈亮, ALM 變?yōu)楦唠娖剑敵鰣缶盘?。由圖 6可以看出,當給 load 一個低電平后,就可以進行修改密碼的操作了。將 8 位新密碼(“ 55”)輸入完,新密碼就自動裝入 load中, load中, load值變成 “ 55” ,密碼修改完畢 。 在 FPGA 中,不同電路系統(tǒng)的設計往往采用 自頂向下的設 計方法,亦即將一個大的系統(tǒng)分解成單元電路。在每個單元電路的設計完成后,采用專門的仿真工具進行功能仿真是很有必要的,可節(jié)省不少設計時間 。 5 總結 VHDL 有著類似 C 語言的風格易于學習和掌握 ,與傳統(tǒng)的原理圖輸入設計方法相比較 , VHDL 更適用于規(guī)模日益增大的數(shù)字系統(tǒng) ,用 VHDL等硬件描述語言進行數(shù)字系統(tǒng)的設計是當前 EDA 發(fā)展的趨勢也是一種具有廣闊前景的集成電路開發(fā)工具。 VCC INPUT VCC VCC VCC VCC VCC INPUT INPUT INPUT INPUT INPUT CLR LAMP IT OUTPUT OUTPUT OUTPUT NOT NOT NOT NOT LC OUTPUT CLR K0 K1 XIAOPRO CORNAA FEN clk Clk clk1 A B Clk1 Clk LT K1 LAMP K0 LF CLR ALM LOAD LC XIAOPRO A B Clk1 LF ALM VCC 9 圖 4 輸入正確密碼波形 圖 5 輸入錯誤密 碼波形 10 圖 6 修改密碼波形 致謝 感謝老師在百忙之中對我的指導, 還有我的父母對我的養(yǎng)育和培養(yǎng)。也感謝同學們對我的支持與關心,還有所有幫助我的人。 參考文獻 [1] 曹建國,王威,王丹 . 一種基于 VHDL 的數(shù)字密碼鎖的設計與實現(xiàn) [M]. 成都 : 西安交通大學 . 2020 [2] 齊洪喜 , 陸穎 . VHDL 電路設計實用教程[M] .北京: 清華大學出版社 . [3]潘松 ,黃繼業(yè) .EDA技術與 VHDL[M].北京 :清華大學出版社 . [4]延明 ,張亦華 .數(shù)字電路 EDA技術入門 [M].北京 :北京 郵電學院出版社 . [5] 張順興,黃麗亞,楊恒新 . 數(shù)字電路與系統(tǒng)設計 [M]. 南京 : 東南大學出版社 . [6] 王道憲,賀名臣,劉偉 . VHDL 電路設計技術 [M]. 北京 : 國防工業(yè)出版社 . [7]姜立東 .VHDL 語言程序設計及應用 [M].北京 :北京郵電學院出版社 . [8] 閻石 . 數(shù)字電子技術基礎 [M]. 北京 : 高等教育出版社 . [9]張京生 ,孫林 .VHDL 語言在 EDA 開發(fā)軟件 MAX+PLUS II 之應用 [M].山東 :山東科技大學學報 . [10]劉云仙 .VHDL 在數(shù)字電路設計中的應用 [M].浙江 :浙江科技學院報 . [11] 潘博 . 基于 VHDL 的數(shù)字密碼鎖的設計與實現(xiàn) [M]. 山東 : 東華大學學報 . 2020 [12]張亦華 .數(shù)字電路 EDA入門 —— VHDL 程序實例集 [M].北京 :北京郵電大學出版社 . [13]尤國平 ,陳新 ,林偉 ,黃世震 .基于 VHDL 語言的串行密碼鎖設計 [M].福州 :福州大學物理與信息 11 工程學院 . [14] 林明權,馬維旻 . VHDL 數(shù)字控制系統(tǒng)設計范例 [M]. 北京 : 電子工業(yè)出版社 . [15]趙鑫 .VHDL 與數(shù)字電路設計 [M].北京 :機械工業(yè)出版社 . [16] 雷伏容. VHDL數(shù)字電路設計 [M]. 北京 : 北京清華大學出版社 . [17]東方人華 ,王建坤 .MAX+PLUS II 入門與提高 [M].北京 :清華大學出版社 . [18]姜雪松 .VHDL 設計實例與仿真 [M].北京 :機械工業(yè)出版社 . [19]王開軍 ,姜宇柏 .面向 CPLD/FPGA的 VHDL 設計 [M].北京 :機械工業(yè)出版社 . [20]王振紅 .VHDL 數(shù)字電路設計與應用實踐教程 [M].北京 :機械 工業(yè)出版社 .
點擊復制文檔內(nèi)容
教學課件相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1