【總結(jié)】景德鎮(zhèn)陶瓷學(xué)院電子電路CAD課程設(shè)計課題名稱光敏計數(shù)器所在院系機電學(xué)院班級13自動化2班學(xué)號201310320210姓名董儒誠
2025-06-29 20:52
【總結(jié)】桂林航天工業(yè)學(xué)院學(xué)生實驗報告課程名稱EDA技術(shù)實驗項目名稱0-9999計數(shù)器的設(shè)計開課院(系)及實驗室電子信息與自動化學(xué)院實驗日期年月日學(xué)生姓名甘志榮學(xué)號2021090110212專業(yè)班級自動化2班指導(dǎo)教師龐前娟實驗成績一、實驗?zāi)康?、掌握VHDL語言的基本結(jié)
2025-06-03 04:26
【總結(jié)】2022/8/28盧慶莉1計數(shù)器與分頻器實驗的講課課件2022/8/28盧慶莉2主要授課內(nèi)容:三、實驗內(nèi)容介紹一、計數(shù)器與分頻電路的簡介二、所用芯片的功能表的簡介2022/8/28盧慶莉3一、計數(shù)器與分頻電路的簡介計數(shù)器是數(shù)字系統(tǒng)中一種用得最多的時序邏輯部件,他的基本功能是記錄輸
2025-08-15 23:28
【總結(jié)】實驗一實用計數(shù)器的VHDL設(shè)計一.實驗?zāi)康氖煜uartusII的VHDL文本設(shè)計流程全過程,學(xué)習(xí)計數(shù)器的設(shè)計,仿真,進一步了解異步的概念。二.實驗原理實用的D觸發(fā)器除含有時鐘端CLK外,還含有異步清零端CLR和時鐘使能端ENA。這里的異步并非時序邏輯的異步,而是指獨立于時鐘控制的復(fù)位控制端,在任何時候,只要CLR=’1’,此時D觸發(fā)器的輸出端即可清零,與時鐘信號無關(guān)。
2025-06-30 04:00
【總結(jié)】1.實驗任務(wù) 利用AT89S51單片機的T0、T1的定時計數(shù)器功能,來完成對輸入的信號進行頻率計數(shù),計數(shù)的頻率結(jié)果通過8位動態(tài)數(shù)碼管顯示出來。要求能夠?qū)?-250KHZ的信號頻率進行準(zhǔn)確計數(shù),計數(shù)誤差不超過±1HZ。2.電路原理圖 3.系統(tǒng)板上硬件連線(1).把“單片機系統(tǒng)”-“動態(tài)數(shù)碼顯示”區(qū)域中的ABCDEFGH端口用8芯排線連接
2025-09-25 17:58
【總結(jié)】通信102班,姓名青瓜基于FPGA的計數(shù)器設(shè)計EDA課程設(shè)計項目名稱基于FPGA的計數(shù)器的設(shè)計 專業(yè)班級通信102班學(xué)生姓名青瓜指導(dǎo)教師
2025-06-22 13:44
【總結(jié)】※※※※※※※※※※※※※※※※※※※※※※※※※※2008級學(xué)生通信工程電子技術(shù)課程設(shè)計電子技術(shù)課程設(shè)計報告書課題名稱光電計數(shù)器姓名黎成芙學(xué)號0812402-32院、系、部物理與電信工程系專業(yè)通信工程指導(dǎo)教師蔣冬初
2025-01-16 10:12
【總結(jié)】時序邏輯電路的基本概念一、時序邏輯電路的結(jié)構(gòu)及特點時序邏輯電路——任何一個時刻的輸出狀態(tài)不僅取決于當(dāng)時的輸入信號,還與電路的原狀態(tài)有關(guān)。時序電路的特點:(1)含有具有記憶元件(最常用的是觸發(fā)器)(2)具有反饋通道。第8章計數(shù)器2時序邏輯電路的設(shè)計方法計數(shù)器的實現(xiàn)步驟1、確定計
2025-01-17 08:45
【總結(jié)】電子課程設(shè)計---藥片計數(shù)器學(xué)院:電子信息工程學(xué)院專業(yè):電子信息工程專業(yè)班級:電子131502班姓名:許鵬學(xué)號:201315020232
2025-07-15 05:10
【總結(jié)】畢業(yè)設(shè)計(論文)原創(chuàng)性聲明和使用授權(quán)說明原創(chuàng)性聲明本人鄭重承諾:所呈交的畢業(yè)設(shè)計(論文),是我個人在指導(dǎo)教師的指導(dǎo)下進行的研究工作及取得的成果。盡我所知,除文中特別加以標(biāo)注和致謝的地方外,不包含其他人或組織已經(jīng)發(fā)表或公布過的研究成果,也不包含我為獲得及其它教育機構(gòu)的學(xué)位或?qū)W歷而使用過的材料。對本研究提供過幫助和做出過貢獻的個人或集體,均已在文中作
2025-06-30 08:05
【總結(jié)】實驗5 計數(shù)器實驗電路1實驗?zāi)康?實驗儀器與元器件數(shù)字電路實驗箱、數(shù)字萬用表、示波器芯片74LS00/74ls04 74LS48 74LS161共陰數(shù)碼管電位器電阻等其它元件若干3預(yù)習(xí)要求 預(yù)習(xí)計數(shù)器相關(guān)內(nèi)容。 作出預(yù)習(xí)報告。4實驗原理計數(shù)器是用來實現(xiàn)計數(shù)功能的時序部件,它能夠計脈沖數(shù),還可以實現(xiàn)定時、分頻、產(chǎn)生節(jié)拍脈沖和脈
2025-04-17 01:03
【總結(jié)】packagemy_calculator;publicclassMainclass{ publicstaticvoidmain(String[]args){ MyFramemf=newMyFrame("Calculator"); }}==============================================
2025-08-17 04:47
【總結(jié)】EDA課程設(shè)計項目名稱基于FPGA的計數(shù)器的設(shè)計專業(yè)班級通信102班學(xué)生姓名青瓜指導(dǎo)教師
2025-08-19 19:21
【總結(jié)】鄭州科技學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計題目光控計數(shù)器的設(shè)計學(xué)生姓名專業(yè)班級學(xué)號院(系)信息工程學(xué)院指導(dǎo)教
2025-09-29 12:23
【總結(jié)】畢業(yè)設(shè)計(論文)原創(chuàng)性聲明和使用授權(quán)說明原創(chuàng)性聲明本人鄭重承諾:所呈交的畢業(yè)設(shè)計(論文),是我個人在指導(dǎo)教師的指導(dǎo)下進行的研究工作及取得的成果。盡我所知,除文中特別加以標(biāo)注和致謝的地方外,不包含其他人或組織已經(jīng)發(fā)表或公布過的研究成果,也不包含我為獲得及其它教育機構(gòu)的學(xué)位或?qū)W歷而使用過的材料。對本研究提供過幫助和做出過貢獻的個人或集
2025-08-17 21:43