freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

pld集成電路設(shè)計問答-資料下載頁

2025-07-09 12:48本頁面
  

【正文】 tice to have circuits which relies in gate delay to function. (絕不設(shè)計依賴gate delay工作的電路. 通過插入一系列邏輯門在設(shè)計中引入延遲, 這是以前常見的作法. 而在現(xiàn)代高速數(shù)字設(shè)計中, 建議不要使用這種作法, 因為延遲會隨采用更先進的工藝技術(shù)所制造的新器件而改變. 而且, 延遲的總量也會隨溫度和電壓而改變. 因此依賴gate delay而工作的電路不是很好的設(shè)計. )46. 用FLEX6016設(shè)計了一個頻率測試卡, 用的是ISA總線和計算機相連, 不把卡插在ISA槽上時, 由外部提供電源時, 下載就能成功, 一但插上去, 下載就出現(xiàn)“SRAM load unsucessful”, 這是怎么回事呢? 答:導致“SRAM load unsucessful”可能有各方面的原因. 基于板子由外部供電是可以下載成功, 說明下載電路是正確的; 而插入ISA槽中則出現(xiàn)問題, 可能是ISA槽供電有問題, 可以檢查一下芯片的電源信號, ISA與外部供電是否采用一致的電路, 檢查ISA供電環(huán)境, 是否存在毛刺, 電源紋波的大小. 47. 想把EPM712和TMS320F240做在一塊實驗板上, 但是不知道怎么設(shè)計仿真口對EPM7128編程?還是必須買廠家的EPM7128開發(fā)板? 答:可以參考AN116的下載數(shù)據(jù)手冊, 按照其中的下載原理圖來連接DSP與PLD的下載口. 下載電路其實非常的簡單, 只需按照7128的下載波形, 從DSP中將PLD 的下載文件依此輸入即可. 當然也可以從當?shù)卮砩棠抢铽@得支持, 參考一些典型下載電路. 48. 想自己設(shè)計一塊TMS320F240試驗電路板, 包括A/D、D/A、鍵盤顯示接口, 其中譯碼、鍵盤顯示部分想用EPM7128來做, 不知道具體怎么與TMS320F240接口? 答:所謂PLD為可編程器件, 其IO口的連接非常地靈活, IO 口的功能可以按照自己的定義來設(shè)定. 只需將希望的TMS320F240連接口連接到PLD的任意IO口上, 然后在PLD中編寫相應(yīng)的控制邏輯, 即可進行數(shù)據(jù)傳輸與控制. 49. 變頻器盤中使用一芯片是ALTERA EP330PC12燒壞, 請問如何處理?答:這是一款舊型號的芯片. 可以利用ALTERA或第三方提供的編成器將下載文件重新下載到一個好的器件中去, 或者采用MAXPLUSII軟件通過BYTEBLAST(MV)連接到板子上將編成文件讀出再下載到新的器件中去. 50. SRFF = SR flipflop SRFF和SR latch有何區(qū)別? 答:FUNCTION SRFF (S, R, CLK, CLRN, PRN) RETURNS (Q)。//VHDL Component Declaration:COMPONENT SRFFPORT (s : IN STD_LOGIC。r : IN STD_LOGIC。clk : IN STD_LOGIC。clrn: IN STD_LOGIC。prn : IN STD_LOGIC。q : OUT STD_LOGIC)。END COMPONENT。FUNCTION LATCH (D, ENA)RETURNS (Q)。//VHDL Component Declaration:COMPONENT LATCHPORT (d : IN STD_LOGIC。ena: IN STD_LOGIC。q : OUT STD_LOGIC)。END COMPONENT。不同點在于SRFF是一個觸發(fā)器, 而LATCH只是一個鎖存器, 更詳細的真值表可以從軟件的HELP文檔中可以查到. 51. 想在內(nèi)部上拉輸入信號, 所使用的設(shè)備是FLEX6016. 怎么做?答:可以在MAXPLUSII中選定該信號, 然后選擇assign logic optionIndividual logic options Enable pullup resistor. 然后重新編譯一下就可以了. 52. 有關(guān)輸入信號的上拉問題(前題), 按照專家的回答做過, 但是失敗了, 不知道是什么原因?qū)е铝舜朔ú豢尚校窟€有沒有別的辦法?答:Altera的FLEX6000系列在I/O管腳上是沒有上下拉電阻的, 所以加了約束也沒有作用. 53. 使用AHDL語言編寫的程序. 在Quartus II 1. 0下編譯, 使用的是20K400EBC6523的片子. 將編譯產(chǎn)生的pof文件下載到EPROM里, 但是在程序沒有多大修改的情況下(僅僅改變一些測試管腳), 程序運行結(jié)果不一樣. 具體表現(xiàn)在DSP芯片啟動FPGA里的一根控制線不穩(wěn). 答:邏輯功能仿真結(jié)果如何?在修改前后有沒有改變?假如說功能仿真是對的, 請確認設(shè)計Timing是否滿足要求, 尤其是IO的Timing 要求是否達到. 在可能的情況下進行后仿真, 其仿真結(jié)果能夠確保你的邏輯在PCB板上正常地工作. 假如仿真結(jié)果與Timing要求都沒有問題, 其邏輯一定能在板子上正常地工作. 54. 當一個輸入信號不滿足觸發(fā)器的Setup/Hold時間時, 觸發(fā)器的輸出信號是不是一穩(wěn)定狀態(tài)(或為0, 或為1, 當下一次的輸入信號滿足Setup/Hold時間時, 觸發(fā)器能正確地輸出)?由于此時觸發(fā)器處于亞穩(wěn)態(tài), 以前看過一些資料, 某些器件的輸出可能是振蕩狀態(tài), 即此時、將來的輸出信號不可預(yù)測, 與時鐘信號、輸入信號無關(guān). 我想問的是Altera器件對此情況是如何處理?因為某些情況下, 當輸入信號超過1個Clk時間, 只是在第一個Clk周期內(nèi), 不滿足Setup/Hold, 但是其他的Clk周期內(nèi), 滿足Setup/Hold. 答:關(guān)于這個問題, 建議參考一下ALTERA的文檔AN42. 該文檔詳細地討論了ALTERA器件的亞穩(wěn)態(tài)性. 網(wǎng)上的地址是://. altera. /literature/an/an042. pdf. 55. 在中國市場上, 可以容易買到使用Altera公司的軟件MAX+PlussII進行VHDL和FPGA設(shè)計的教程書籍, 但是卻鮮有使用Xilinx foundation軟件平臺的書籍, Xilinx是否考慮增強這方面內(nèi)容? 答:Thank you for your input. In fact there are a number of books available in the market on Xilinx FPGA and development tools. A good example is the title XILINX 數(shù)字系統(tǒng)集成技術(shù) by Professor 朱明程, published by Southeast University Press. We will work closely with local publishers to bring out more titles on Xilinx products. (市場上還是有幾本Xilinx FPGA和開發(fā)工具的書. 比較好的有朱明程教授編的《XILINX 數(shù)字系統(tǒng)集成技術(shù)》, 東南大學出版社出版. Xilinx公司也將會與本地出版商密切合作, 推出更多針對Xilinx產(chǎn)品的書籍. )56. 在ISE4. 1環(huán)境下編寫一個包結(jié)構(gòu), 里面有幾個函數(shù), 編譯通過, 而MODELSIM 仿真出錯, 提示:沒有找到此PACKAGE, 為什么?答:After you have created the package, you need to add it to your project. In the source window, right click and select Add source, pick the source file for your vhdl package, and then select Vhdl package. The package will then be added to your ISE project. (參考譯文:創(chuàng)建了這個包之后, 需要將它添加到項目中. 在源代碼窗口, 右鍵單擊并選擇“Add source”, 為vhdl包選擇源文件, 然后選“Vhdl package”. 這個包就添加到ISE項目中了. )57. 布板時, 時鐘信號沒有接全局時鐘, 如何處理時鐘使之可以更好(不需飛線)?答:You can bring the signal back to the global clock network by inserting a BUFG. (參考譯文:可以通過插入一個BUFG將一個信號返回全局時鐘網(wǎng)絡(luò). )58. 準備使用XCV50 FPGA, 前面有16個模塊, 本來每個模塊都須要一個27M的時鐘, 為了達到同步, 初步設(shè)想外部接一個27M時鐘, 最后由FPGA產(chǎn)生16個27M的時鐘輸出, 這樣做驅(qū)動會不會有問題?答:A possible way is to feed your 27MHz input clock to a DLL. The output of the DLL drives multiple OBUF. In this way you can create multiple copies of your input clock to drive other ponents on your board. You don39。t actually need 16 OBUFs since each OBUF can drive several loads. Note that although the DLL output can drive multiple OBUF, only the one which provides feedback to the DLL can be pletely deskewed. You can also add a MAXSKEW constraint on the output net of the DLL to minimize skew among the OBUFs. This may not be a big issue since 27MHz is relatively slow. (參考譯文:可能的方法是將27MHz輸入時鐘傳遞給DLL. DLL輸出驅(qū)動多重OBUF. 用這種方法可以創(chuàng)建輸入時鐘的多個副本以驅(qū)動板子上的其它組件. 實際上, 不需要16個OBUF, 因為每個OBUF都可以驅(qū)動幾個負載. 請注意, 雖然DLL輸出能驅(qū)動多個OBUF, 但只有那個向DLL提供反饋的OBUF可以完全對稱(deskewed)的. 也可以在DLL的輸出量上添加MAXSKEW限制, 以最小化OBUF間的偏斜. 因為27MHz相對比較慢, 所以問題不大. )For more information regarding the use of DLL, please refer to the application note XAPP132 which can downloaded from the xilinx website. xilinx. (關(guān)于DLL的使用, 請參考XAPP132的應(yīng)用手冊. )59. IP CAPTION 就是核發(fā)生器, 它運行在核發(fā)生器目錄下嗎? 答:I think you mean IP Capture. The IP Capture tool provides designers with an automated method to identify, capture, and document a core. The core can exist in the form of synthesizable VHDL or Verilog code, or a fixed function netlist. Once the new module has been captured, it can be installed into and distributed from a user39。s local copy of the Xilinx CORE Generator system. (參考譯文:所指的應(yīng)該是IP Capture吧. IP Capture工具為設(shè)計者提供了自動識別、捕獲和歸檔核的方法. 核可以綜合VHDL或Verilog碼, 或固定功能連接表的形式存在. 一旦捕獲了新模塊, 就能夠?qū)⒑搜b入, 并從用戶的本機Xilinx CORE Generator副本中分配此核. )Details of the IP Capture tools can be found from Xilinx website . ://. xilinx. /page_moved/ipcenter_e. htm?url=/ipcenter/designreuse/ipic. htm(有關(guān)IP Capture工具的詳細資料, 請訪問相關(guān)網(wǎng)站. ) 60. 制作了一塊試驗板, CPLD使用EPF10K20TI1444. 用max+plus II 10. 1編程, 完成后, 下載至片子內(nèi), 經(jīng)過幾次下載嘗試(一直提示configuration failure: SRAM load unsucessful), 直至提示“configuration plete”——這應(yīng)該是表示下載成功吧, 可是片子卻無法實現(xiàn)任何功能(連最基本的一個或門都無法實現(xiàn))——不起任何作用, 我使用TQFP144的適配座放置EPF10K20TI144. 現(xiàn)在有幾個問題:① 編譯前選擇的是EPF10K20TC1443芯片(max+plus II的器件庫中沒有EPF10K20TI1444), 有沒有關(guān)系?也用EPF10K10TC1444試過
點擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1