【正文】
或門及或非門的多余輸入端應接低電平。與或非的多余與門其輸入端必須接低電平。 TTL系列集成電路 ① 74: 標準系列 , 前面介紹的 TTL門電路都屬于 74系列 , 其典型電路與非門的平均傳輸時間 tpd= 10ns, 平均功耗 P=10mW。 ② 74H:高速系列,是在 74系列基礎上改進得到的,其典型電路與非門的平均傳輸時間 tpd= 6ns,平均功耗 P= 22mW。 ③ 74S:肖特基系列,是在 74H系列基礎上改進得到的,其典型電路與非門的平均傳輸時間 tpd= 3ns,平均功耗 P=19mW。 ④ 74LS:低功耗肖特基系列,是在 74S系列基礎上改進得到的,其典型電路與非門的平均傳輸時間 tpd= 9ns,平均功耗 P= 2mW。 74LS系列產(chǎn)品具有最佳的綜合性能,是 TTL集成電路的主流,是應用最廣的系列。 vOH vOL 邏輯門輸出級 損壞 集電極開路門和三態(tài)門電路 電路 V CC ( 5V ) R b1 4k Ω R c2 Ω R c 4 130 Ω T 4 A B C T 1 T 2 D R e2 1k Ω T 3 V CC ( 5V ) R b1 4k Ω R c2 Ω R c 4 130 Ω T 4 A B C T 1 T 2 D R e2 1k Ω T 3 ? 不能線與 a) 集電極開路與非門電路 b) 使用時的外電路連接 C) 邏輯功能 L = A B OC門輸出端連接實現(xiàn) 線與 VCC T1 Re2 Rc2 Rc4 Rb1 T2 T3 T4 D A B L VCC T1 Re2 Rc2 R b1 T2 T3 A B L VCC C D R P V DD L A B amp。 amp。 2. 三態(tài)與非門 (TSL ) 當 EN= EN 數(shù)據(jù)輸入端 輸出端 L A B 1 0 0 1 0 1 1 1 0 1 1 1 0 0 三態(tài)與非門真值表 當 EN= EN 數(shù)據(jù)輸入端 輸出端 L A B 1 0 0 1 0 1 1 1 0 1 1 1 0 0 高阻 真值表 邏輯符號 A B EN amp。 L EN 高電平 使能 ? ? 高阻狀態(tài) 與非邏輯 Z L ABL EN = 0 EN =1 特點 :功耗低、速度快、驅(qū)動力強 BiCMOS門電路 ?I為高電平 : MN、 M1和 T2導通, MP、 M2和 T1 截止,輸出 ?O為低電平。 工作原理 : M1的導通 , 迅速拉走 T1的基區(qū)存儲電荷 。 M2截止 , MN的輸出電流全部作為 T2管的驅(qū)動電流 , M1 、 M2加快輸出狀態(tài)的轉(zhuǎn)換 ?I為低電平 : MP、 M2和 T1導通, MN、 M1和 T2 截止,輸出 ?O為高電平。 T2基區(qū)的存儲電荷通過 M2而消散。 M1 、 M2加快輸出狀態(tài)的轉(zhuǎn)換 電路的開關(guān)速度可得到改善 M1截止, MP的輸出 電流全部作為 T1的驅(qū)動電流。