freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

[計(jì)算機(jī)硬件及網(wǎng)絡(luò)]微型計(jì)算機(jī)原理及應(yīng)用第五章處理器總線時(shí)序和系統(tǒng)總線-資料下載頁

2025-01-19 17:18本頁面
  

【正文】 效,則在當(dāng)前總線周期結(jié)束時(shí)響應(yīng)。 圖 223 總線保持請(qǐng)求 / 響應(yīng)時(shí)序 ~ ~ ~ ~ ~ ~ ~ ~ T4或 T1 CLK HOLD HLDA AD15 ~ AD0 A19/S6 ~ A16/S3 RT/D,D E N ,IOM/ ,T N T A ,WR ,RD 8086 的總線操作和時(shí)序 微機(jī)原理及應(yīng)用 —— 第 5章 處理器總線時(shí)序和系統(tǒng)總線 49 中斷響應(yīng)周期 CPU在每條指令的最后一個(gè) T狀態(tài),采樣INTR信號(hào),若有效,且 IF=1, 則 CPU在當(dāng)前指令執(zhí)行完畢以后響應(yīng),進(jìn)入中斷響應(yīng)周期。 圖 225 中斷響應(yīng)周期 ~ ~ T1 T2 T3 T4 T1 T1 T2 T3 T4 ~ ~ ~ ~ 類型矢量 ALE AD0 ~ AD15 INTA DEN 浮空 8086 的總線操作和時(shí)序 微機(jī)原理及應(yīng)用 —— 第 5章 處理器總線時(shí)序和系統(tǒng)總線 50 ? 第一個(gè)中斷響應(yīng)周期 T1狀態(tài) : AD15AD0浮空; IF=1,給出中斷響應(yīng)信號(hào) INTA。 ? 第二個(gè)中斷響應(yīng)周期 ;被響應(yīng)的外設(shè)數(shù)據(jù)線送一個(gè)字節(jié)的中斷矢量類型, CPU讀入后,從中斷矢量表上找到服務(wù)程序的入口地址。 8086 的總線操作和時(shí)序 微機(jī)原理及應(yīng)用 —— 第 5章 處理器總線時(shí)序和系統(tǒng)總線 51 思考題: 軟件中斷指令會(huì)執(zhí)行中斷響應(yīng)周期否? 8086 的總線操作和時(shí)序 微機(jī)原理及應(yīng)用 —— 第 5章 處理器總線時(shí)序和系統(tǒng)總線 52 8086 的總線操作和時(shí)序 系統(tǒng)復(fù)位與啟動(dòng) ? 通過 RESET引腿上的觸發(fā)信號(hào)來執(zhí)行。 ? 標(biāo)志寄存器 : 清零 ? 指令指針( IP) : 0000H ? CS: FFFFH ? DS、 ES、 SS : 0000H ? 指令隊(duì)列 : 空 ? 其它寄存器 : 0000H ? 復(fù)位脈沖的有效電平(高)必須超過 4個(gè)時(shí)鐘周期(開啟電源引起的復(fù)位時(shí)間大于 50181。s) 微機(jī)原理及應(yīng)用 —— 第 5章 處理器總線時(shí)序和系統(tǒng)總線 53 8086 的總線操作和時(shí)序 ? 復(fù)位后地址總線浮空 ? 復(fù)位后,第一條指令的地址: ? 物理地址為 FFFF0+OOOOH( IP中) =FFFFOH ? 一般在 FFFFO中,存放一條段交叉直接 JMP指令,轉(zhuǎn)移到系統(tǒng)程序?qū)嶋H開始處。 這個(gè)程序往往實(shí)現(xiàn)系統(tǒng)初始化、引導(dǎo)監(jiān)控程序或者引導(dǎo)操作系統(tǒng)等功能,這樣的程序叫做引導(dǎo)和裝配程序 。 微機(jī)原理及應(yīng)用 —— 第 5章 處理器總線時(shí)序和系統(tǒng)總線 54 系 統(tǒng) 總 線 ? 概述 ? 總線是用來連接各部件的一組通信線,換言之,總線是一種在多于兩個(gè)模塊 (設(shè)備或子系統(tǒng) )間傳送信息的公共通路。(通道) ? 為在各模塊之間實(shí)現(xiàn)信息共享和交換,總線由傳送信息的物理介質(zhì)以及一套管理信息傳輸?shù)膮f(xié)議所構(gòu)成。 ? 采用總線結(jié)構(gòu)有兩個(gè)優(yōu)點(diǎn):一是各部件可通過總線交換信息,相互之間不必直接連線,減少了傳輸線的根數(shù),從而提高了微機(jī)的可靠性;二是在擴(kuò)展微機(jī)功能時(shí),只需把要擴(kuò)展的部件接到總線上即可,使功能擴(kuò)展十分方便。 微機(jī)原理及應(yīng)用 —— 第 5章 處理器總線時(shí)序和系統(tǒng)總線 55 根據(jù)所處的位置不同,總線可以分為: (1) 片內(nèi)總線: cpu內(nèi)部 (2) 片總線:元件級(jí)總線 (3) 內(nèi)總線(系統(tǒng)總線):板級(jí)總線,插板之間相連 (4) 外總線:計(jì)算機(jī)之間或計(jì)算機(jī)與儀器之間相連 系 統(tǒng) 總 線 微機(jī)原理及應(yīng)用 —— 第 5章 處理器總線時(shí)序和系統(tǒng)總線 56 系統(tǒng)總線一般都做成多個(gè)插槽的形式,各插槽相同的引腳都連在一起,總線就連到這些引腳上。 為了工業(yè)化生產(chǎn)和能實(shí)現(xiàn)兼容,總線實(shí)行了標(biāo)準(zhǔn)化。總線接口引腳的定義、傳輸速率的設(shè)定、驅(qū)動(dòng)能力的限制、信號(hào)電平的規(guī)定、時(shí)序的安排以及信息格式的約定等,都有統(tǒng)一的標(biāo)準(zhǔn)。外總線則使用標(biāo)準(zhǔn)的接口插頭,其結(jié)構(gòu)和通信約定也都是標(biāo)準(zhǔn)的。 系 統(tǒng) 總 線 微機(jī)原理及應(yīng)用 —— 第 5章 處理器總線時(shí)序和系統(tǒng)總線 57 總線的數(shù)據(jù)傳輸方式 (1) 同步式傳輸: 采用系統(tǒng)時(shí)鐘作為控制數(shù)據(jù)傳送的時(shí)間標(biāo)準(zhǔn),統(tǒng)一步伐 (2) 異步式傳輸: 采用應(yīng)答或握手方式傳送,不依賴于公共時(shí)鐘信號(hào) (3) 半同步式傳輸: 采用系統(tǒng)時(shí)鐘,但不像同步傳輸那樣傳輸周期固定 系 統(tǒng) 總 線 微機(jī)原理及應(yīng)用 —— 第 5章 處理器總線時(shí)序和系統(tǒng)總線 58 常見系統(tǒng)總線: ? PC總線 ? ISA總線,工業(yè)標(biāo)準(zhǔn)總線,用于 286/AT ? PCI總線,外圍部件互聯(lián)總線,具有“即插即用”功能。 ? USB總線 系 統(tǒng) 總 線
點(diǎn)擊復(fù)制文檔內(nèi)容
教學(xué)課件相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1