freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

微機(jī)原理與接口技術(shù)cha-資料下載頁

2025-01-06 03:53本頁面
  

【正文】 1 1 1 1 1 1 1 1 1 1 1 X X 1 1 0 0 0 0 0 0 0 0 0 0 0 0 Y6有效 1 1 1 1 1 1 1 1 1 1 1 X X 1 1 1 0 0 0 0 0 0 0 0 0 0 0 Y7有效 1 1 1 1 1 1 1 1 1 1 1 03:51 73 利用輸出端 Y0~Y3作為片選信號 , 其地址分配為 : 第一片: 0000~07FFH, 4000~47FFH, 8000~87FFH, C000~C7FFH 第二片: 0800~0FFFH, 4800~4FFFH, 8800~8FFFH, C800~0CFFFH 第三片: 1000~17FFH, 5000~57FFH, 9000~97FFH, D000~D7FFH 第四片: 1800~1FFFH, 5800~5FFFH, 9800~9FFFH, D800~CFFFH 若利用輸出端 Y4~Y7作為片選信號 , 4片 RAM芯片的地址分配又不同 , 分別為: 第一片: 2022~27FFH, 6000~67FFH, A000~A7FFH, E000~E7FFH 第二片: 2800~2FFFH, 6800~6FFFH, A800~AFFFH, E800~EFFFH 第三片: 3000~37FFH, 7000~77FFH, A000~A7FFH, F000~F7FFH 第四片: 3800~3FFFH, 7800~7FFFH, A800~AFFFH, F800~FFFFH 每片存儲器的地址重疊區(qū)有 2 4= 8個 。 167。 5 4 CPU與存儲器的連接 【 部分譯碼選擇方式 】 03:51 74 特點(diǎn): ? 部分譯碼方式的可尋址空間 比線性選擇范圍大 , 比全譯碼選擇方式的地址空間要小 。 ? 部分譯碼方式的譯碼器 比較簡單 , 但地址擴(kuò)展受到一定的限制 , 并且出現(xiàn)地址重疊區(qū) 。 ? 使用不同信號作片選控制信號時 , 它們的地址分配也將不同 , 此方式經(jīng)常應(yīng)用在設(shè)計較小的微型計算機(jī)系統(tǒng)中 。 3. 部分譯碼選擇方式 167。 5 4 CPU與存儲器的連接 03:51 75 與 8086CPU相連的存儲器 , 從硬件角度看是用 2個 512K字節(jié)的存儲體來組成的 , 它們分別稱為低位 (偶地址 )存儲體和高位 (奇地址 )存儲體 , 用 A0和BHE信號分別來選擇兩個存儲體 , 用 A19~ A1來選擇存儲體體內(nèi)的地址 。 ? 若 A0= 0選中 偶地址存儲體 , 它的數(shù)據(jù)線連到數(shù)據(jù)總線低 8位 D7 ~ D0 ; ? 若 BHE= 0選中 奇地址存儲體 , 它的數(shù)據(jù)線連到數(shù)據(jù)總線高 8位 D15 ~ D8。 ? 若讀寫一個字 , A0和 BHE均為 0, 兩個存儲體全選中 。 二 、 存儲器的數(shù)據(jù)線及控制線的連接 1. 存儲器的數(shù)據(jù)線 167。 5 4 CPU與存儲器的連接 03:51 76 ? 若 A0= 0選中 偶地址存儲體 , 它的數(shù)據(jù)線連到數(shù)據(jù)總線 低 8位 D7~ D0; ? 若 BHE= 0選中 奇地址存儲體 , 它的數(shù)據(jù)線連到數(shù)據(jù)總線 高 8位 D15~ D8。 D7~D0 數(shù)據(jù)總線 D15~D8 數(shù)據(jù)總線 D7~D0 奇地址存儲體 SEL A19~A1 D7~D0 偶地址存儲體 SEL A19~A1 A0 BHE A19~A1 地址總線 167。 5 4 CPU與存儲器的連接 03:51 77 8086CPU與存儲器芯片連接的 控制信號主要有 地址鎖存信號 ALE, 讀選通信號 RD, 寫選通信號 WR, 存儲器或 I/O選擇信號 M/ IO, 數(shù)據(jù)允許輸出信號 DEN, 數(shù)據(jù)收發(fā)控制信號 DT/R, 準(zhǔn)備好信號 READY。 在最小模式系統(tǒng)配置中 , 數(shù)據(jù)線和地址線經(jīng)過 地址鎖存器 8282及 數(shù)據(jù)收發(fā)器 8286輸出 。 二 、 存儲器的數(shù)據(jù)線及控制線的連接 2. 存儲器的控制線 167。 5 4 CPU與存儲器的連接 03:51 78 二 、 存儲器的數(shù)據(jù)線及控制線的連接 時鐘 發(fā)生器 RES Vcc CLK READY RESET RD WR M / IO ALE 8086CPU A19 ~A16 AD15~AD0 DEN DT/R MN / MX Vcc STB 8282/8283 OE 8286/8287 T 地址 /數(shù)據(jù) 地址 存儲器 DATA I/O芯片 DATA BHE OE BHE 20位 16位 地址總線 數(shù)據(jù)總線 167。 5 4 CPU與存儲器的連接 03:51 79 【 例 】 要求用 4K 8的 EPROM芯片 2732, 8K 8的 RAM芯片 6264, 譯碼器74LS138構(gòu)成 8K字 ROM和 8K字 RAM的存儲器系統(tǒng) , 系統(tǒng)配置為最小模式 。 ROM芯片: 8K字 , 4片 2732, 片內(nèi)用 12根地址線 A1~ A12尋址 。 RAM芯片: 8K字 , 2片 6264, 片內(nèi)用 13根地址線 A1~ A13尋址 。 片選 : 74LS138譯碼器輸出 Y0、 Y1。 167。 5 4 CPU與存儲器的連接 二 、 存儲器的數(shù)據(jù)線及控制線的連接 03:51 80 ROM芯片由 RD信號 (連 OE端 )來完成數(shù)據(jù)讀出 。 RAM芯片由 RD(連 OE端 )和WR(連 WE端 )來完成數(shù)據(jù)讀 /寫 , A0、 BHE用來區(qū)分?jǐn)?shù)據(jù)線的低 8位及高 8位 。 ROM芯片容量為 4K 8位 , RAM芯片容量為 8K 8位 , 用 A13和 Y0輸出進(jìn)行二次譯碼 , 來選擇兩組 ROM芯片 。 74LS138譯碼器的輸入端 C, B, A分別連地址線 A16~ A14, 控制端 GG2A和 G2B分別連 M/IO和 A1 A18計算得到存儲器的地址范圍為: 1芯片: 00000~ 01FFFH, 80000H~ 81FFFH 2芯片: 02022~ 03FFFH, 82022H~ 83FFFH 3芯片: 04000~ 07FFFH, 84000H~ 87FFFH 二 、 存儲器的數(shù)據(jù)線及控制線的連接 167。 5 4 CPU與存儲器的連接 03:51 81 A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 1芯片 0000H x 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 . . . . . . . . . . . . . . 1FFFH 0 1 1 1 1 1 1 1 1 1 1 1 1 1 2芯片 2022H x 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 . . . . . . . . . . . . . . 3FFFH 1 1 1 1 1 1 1 1 1 1 1 1 1 1 3芯片 4000H x 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 . . . . . . . . . . . . . . 7FFFH 1 1 1 1 1 1 1 1 1 1 1 1 1 1 二 、 存儲器的數(shù)據(jù)線及控制線的連接 167。 5 4 CPU與存儲器的連接 03:51 82 2732 2 D7~D0 D7~D0 D7~D0 2732 1 6264 3 D7~D0 D15~D8 D7~D0 D7~D0 D15~D8 D15~D8 A12~A1 A13~A1 A12~A1 A12~A0 A11~A0 A11~A0 CE2 WE OE OE OE CE CE CE1 BHE CE2 A0 WR RD CE CE A0 BHE A0 BHE A13 A14 A15 A16 A17 A18 M/IO A C B G1 G2A G2B Y0 Y1 74LS138 DB 03:51 83 D7~D0 2732 1 D7~D0 D15~D8 A12~A1 A11~A0 OE CE RD CE A0 BHE A13 A14 A15 A16 A17 A18 M/IO A C B G1 G2A G2B Y0 Y1 74LS138 DB A11~A0 D7~D0 A12~A1 OE 03:51 84 2732 2 D7~D0 D7~D0 D15~D8 A12~A1 A11~A0 OE CE RD CE A0 BHE A13 A14 A15 A16 A17 A18 M/IO A C B G1 G2A G2B Y0 Y1 74LS138 DB 03:51 85 D7~D0 6264 3 D7~D0 D15~D8 A13~A1 A12~A0 CE2 WE OE CE1 BHE CE2 A0 WR RD A14 A15 A16 A17 A18 M/IO A C B G1 G2A G2B Y0 Y1 74LS138 03:51 86 課堂小結(jié) 重點(diǎn): 存儲器的分類 、 特點(diǎn) 存儲器與 CPU的連接 P231: 7 、 13 作業(yè): 難點(diǎn): 存儲器與 CPU的連接 03:51 87 2732 2 D7~D0 D7~D0 D7~D0 2732 1 6264 3 D7~D0 D15~D8 D7~D0 D7~D0 D15~D8 D15~D8 A12~A1 A13~A1 A12~A1 A12~A0 A11~A0 A11~A0 CE2 WE OE OE OE CE CE CE1 BHE CE2 A0 WR RD CE CE A0 BHE A0 BHE A13 A14 A15 A16 A17 A18 M/IO A C B G1 G2A G2B Y0 Y1 74LS138 DB 03:51 88
點(diǎn)擊復(fù)制文檔內(nèi)容
教學(xué)課件相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1