【正文】
102QD92INA152INB122CLR14U 1 8 B7 4 H C 3 9 0 N2QA132QB112QC102QD92INA152INB122CLR14V1 1 0 0 0 H z 5 V5VV C CU 1 9 A7 4 H C 0 0 D123U 2 0 B7 4 H C 0 0 D4565VV C CU 2 0 C7 4 H C 0 0 D9108U 2 0 D7 4 H C 0 0 D1213115VV C CU 2 1 A7 4 H C 0 0 D123U 2 2 B7 4 H C 0 0 D456U 2 3 C7 4 H C 0 0 D9108U 2 4 D7 4 H C 0 0 D1213115VV C C5VV C C5VV C CU 2 5 A7 4 H C 0 0 D123U 2 6 B7 4 H C 0 0 D456時(shí),分,秒計(jì)時(shí)電路圖 (六) 校正電路 由 74CH51D、 74HC00D 與電阻組成,校正電路有分校正和時(shí)校正兩部分,電路如圖六。 第 頁 10 U17 4 H C 5 1 D8611213910112345U 2 A7 4 H C 0 0 D123U 2 B7 4 H C 0 0 D456U 2 C7 4 H C 0 0 D9108U 2 D7 4 H C 0 0 D121311U 3 A7 4 H C 0 0 D123U 3 B7 4 H C 0 0 D4565VV C CR31 0 M o h mR41 0 M o h mR21 0 M o h mR11 0 M o h mJ1K e y = AJ2K e y = BIO1IO2IO3IO4IO5IO6時(shí)計(jì)數(shù)器分計(jì)數(shù)器正常輸入信號(hào)校正信號(hào)正常輸入信號(hào)校正信號(hào)小時(shí)校正電路分鐘校正電路分校正時(shí)鎖定小時(shí)信號(hào)輸入注意:分校時(shí)時(shí),不會(huì)進(jìn)位到小時(shí)。數(shù)字鐘設(shè)計(jì)-校時(shí)電路部分圖中采用基本 RS 觸發(fā)器構(gòu)成開關(guān)消抖動(dòng)電路,其中與非門選用 7 4 H C 0 0 ;對(duì) J1 和 J2 ,因?yàn)樾U盘?hào)與 0 相與為 0 ,而開關(guān)的另一端接高電平,正常輸入信號(hào)可以順利通過與或門,故校時(shí)電路處于正常計(jì)時(shí)狀態(tài),當(dāng)開關(guān)打向上時(shí),情況正好與上述相反,這時(shí)電路處于校時(shí)狀態(tài)。 (七) 晶體振蕩電路 由晶體與 2 個(gè) 30pF 電容、 1 個(gè) 4060、一個(gè) 10 兆的電阻組成,芯片 3 腳輸出 2Hz 的方波信號(hào),電路如圖七。 (八) 整點(diǎn)報(bào)時(shí)電路 由 74HC30D 和蜂鳴器組成,當(dāng)時(shí)間在 59:50 到 59:59 時(shí),蜂鳴報(bào)時(shí),電路如圖八。 第 頁 11 12345611128U17 4 H C 3 0 DI O 1I O 2I O 3I O 4I O 5I O 6說明:當(dāng)時(shí)間在 59 分 50 秒到 59 分 59 秒期間時(shí) 分十位、分個(gè) 位和秒十位均保持不變,分別為 5 , 9 和 5 ;因此,可以將分計(jì)數(shù)器十位的 Qc 和 QA ,個(gè)位的 QD 和 QA 及秒計(jì)數(shù)器十位的 QC 和 QA 相與,從而產(chǎn)生報(bào)時(shí)控制信號(hào)。分計(jì)數(shù)器十位的 Qc 和 QA分計(jì)數(shù)器個(gè)位的 QD 和 QA秒計(jì)數(shù)器十位的 QC 和 QA5VV C CX14 V _ 0 . 5 W5VV C C數(shù)字鐘設(shè)計(jì)-整點(diǎn)報(bào)時(shí)電路部分 六、總接線元件布局簡圖 整個(gè)數(shù)字鐘由時(shí)間計(jì)數(shù)電路、晶體振蕩電路、校正電路、整點(diǎn)報(bào)時(shí)電路組成。 其中以校正電路代替時(shí)間計(jì)數(shù)電路中的時(shí)、分、秒之間的進(jìn)位,當(dāng)校時(shí)電路處于正常輸入信號(hào)時(shí),時(shí)間計(jì)數(shù)電路正常計(jì)時(shí),但當(dāng)分校正時(shí),其不會(huì)產(chǎn)生向時(shí)進(jìn)位,而分與時(shí)的校位是分開的,而校正電路也是一個(gè)獨(dú)立的電路。 電路的信號(hào)輸入由晶振電路產(chǎn)生,并輸入各電路。 簡圖如圖九。 七、芯片連接總圖 因仿真與實(shí)際元件上的差異,所以在原有的簡圖的基礎(chǔ)上,又按實(shí)際布局畫了這張按實(shí)際芯片布局的 接線圖,如圖十。 八、總結(jié) 1. 實(shí)驗(yàn)過程中遇到的問題及解決方法 2. 設(shè)計(jì)體會(huì) 3. 對(duì)設(shè)計(jì)的建議