【總結(jié)】1通信電路EDA課程項目基于VHDL語言的的電子鐘設(shè)計負(fù)責(zé)人:xxxxxxxxxxx成員:xxxxxxxxxxxxx、xxxxxxxxxxxx完成日期:xxxxxxxx2目錄1
2024-11-17 21:37
【總結(jié)】學(xué)士學(xué)位論文論文題目:基于FPGA的數(shù)字鐘的設(shè)計院(部)名稱:電氣信息工程學(xué)院學(xué)生姓名:專業(yè):測控技術(shù)與儀器學(xué)號:指導(dǎo)教師姓名: 論文提交時間
2025-06-23 01:34
【總結(jié)】天津電子信息職業(yè)技術(shù)學(xué)院課程設(shè)計課題名稱八路數(shù)顯搶答器設(shè)計姓名學(xué)號16班級電子S08-1專業(yè)電子技術(shù)系指導(dǎo)教師
2024-11-16 18:02
【總結(jié)】單片機原理與接口技術(shù)課程設(shè)計單片機原理與接口技術(shù)課程設(shè)計成績評定表設(shè)計課題:基于89C51的數(shù)字電子鐘設(shè)計學(xué)院名稱:電氣工程學(xué)院專業(yè)班級:自動F1106學(xué)生姓名:
2025-06-28 00:22
【總結(jié)】學(xué)號:2011-2012學(xué)年第1學(xué)期《基于ARM的可調(diào)電子鐘設(shè)計》課程設(shè)計報告題目:基于ARM的可調(diào)電子鐘設(shè)計專業(yè):通信工程班級:姓名:
2025-06-19 13:16
【總結(jié)】南京化工職業(yè)技術(shù)學(xué)院自動控制系畢業(yè)設(shè)計論文I南京化工職業(yè)技術(shù)學(xué)院畢業(yè)設(shè)計(論文)題目基于AT89C2051單片機的電子鐘設(shè)計姓名所在系部自動控制系專業(yè)班
2024-11-10 03:55
【總結(jié)】基于VHDL的數(shù)字電子鐘設(shè)計摘要:在簡要介紹了EDA技術(shù)特點的基礎(chǔ)上,用EDA技術(shù)作為開發(fā)手段,采用了頂層圖形設(shè)計思想,基于硬件描述語言,以可編程器件為核心,實現(xiàn)計時24小時的電子時鐘的設(shè)計。關(guān)鍵字:EDA電子時鐘CPLDVHDL引言:現(xiàn)代電子技術(shù)的核心是EDA
2024-11-10 03:16
【總結(jié)】摘要本設(shè)計是基于51系列的單片機進(jìn)行的實時日歷和時鐘顯示設(shè)計,可以顯示年月日時分秒及周信息,具有可調(diào)整日期和時間功能。在設(shè)計的同時對單片機的理論基礎(chǔ)和外圍擴展知識進(jìn)行了比較全面準(zhǔn)備。實時日歷和時鐘顯示的設(shè)計過程在硬件與軟件方面進(jìn)行同步設(shè)計。硬件部分主要由AT89S52單片機,LED顯示電路,以及調(diào)時按鍵電路等組成,系統(tǒng)通過LED顯示數(shù)據(jù),所以具有人性化的操作和直觀的顯示效果。軟件
2025-06-28 01:24
【總結(jié)】基于單片機的電子時鐘設(shè)計摘要20世紀(jì)末,電子技術(shù)獲得了飛速的發(fā)展,在其推動下,現(xiàn)代電子產(chǎn)品幾乎滲透了社會的各個領(lǐng)域,有力地推動了社會生產(chǎn)力的發(fā)展和社會信息化程度的提高,同時也使現(xiàn)代電子產(chǎn)品性能進(jìn)一步提高,產(chǎn)品更新?lián)Q代的節(jié)奏也越來越快。現(xiàn)代生活的人們越來越重視起了時間觀念,可以說是時間和金錢劃上了等號。對于那些對時間把握非常嚴(yán)格和準(zhǔn)
2024-12-06 02:24
【總結(jié)】邵陽學(xué)院課程設(shè)計報告課程設(shè)計(論文)題目名稱基于單片機的電子鐘設(shè)課程名稱單片機原理及應(yīng)用學(xué)生姓名學(xué)號
2025-08-22 17:37
【總結(jié)】-I-基于FPGA的數(shù)字電子鐘系統(tǒng)設(shè)計摘要隨著電子技術(shù)的飛速發(fā)展,現(xiàn)代電子產(chǎn)品滲透到了社會的各個領(lǐng)域,并有力地推動著社會生產(chǎn)力的發(fā)展和社會信息化程度的提高。在現(xiàn)代電子技術(shù)中,可編程器無疑是扮演著重要角色?,F(xiàn)場可編程門陣列(FPGA)是近年來迅速發(fā)展起來的新型可編程器,其靈活的可編程邏輯可以方便的實現(xiàn)高速數(shù)字信號處理。它突破了并行處理、流水級
2024-12-04 13:09
【總結(jié)】xx大學(xué)學(xué)士學(xué)位論文基于FPGA的數(shù)字電子鐘系統(tǒng)設(shè)計摘要隨著電子技術(shù)的飛速發(fā)展,現(xiàn)代電子產(chǎn)品滲透到了社會的各個領(lǐng)域,并有力地推動著社會生產(chǎn)力的發(fā)展和社會信息化程度的提高。在現(xiàn)代電子技術(shù)中,可編程器無疑是扮演著重要角色。現(xiàn)場可編程門陣列(FPGA)是近年來迅速發(fā)展起來的新型可編程器,其靈活的可編程邏輯可以方便的實現(xiàn)高速數(shù)字信號處理。它突破了并行處理、流水級數(shù)的限制,
2025-06-18 17:09
【總結(jié)】集成電路軟件設(shè)計基于VHDL的數(shù)字電子鐘系統(tǒng)設(shè)計學(xué)院信息工程學(xué)院班級電科1112姓名閉應(yīng)明學(xué)號2011850057成績指導(dǎo)老師衛(wèi)雅芬2013年12
2025-06-26 12:14
【總結(jié)】本科課程設(shè)計題目:高仿真數(shù)碼管電子鐘院系:管理科學(xué)與工程學(xué)院專業(yè):電子信息工程學(xué)生姓名:****學(xué)號:***
2025-07-27 05:44
2025-06-30 17:15