freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于單片機(jī)的電話遠(yuǎn)程控制系統(tǒng)報(bào)警裝置畢業(yè)設(shè)計(jì)(編輯修改稿)

2025-07-03 23:18 本頁面
 

【文章內(nèi)容簡(jiǎn)介】 外部八位地址數(shù)據(jù)存儲(chǔ)器進(jìn)行讀寫時(shí),P2口輸出其特殊功能寄存器的內(nèi)容。P2口在FLASH編程和校驗(yàn)時(shí)接收高八位地址信號(hào)和控制信號(hào)。P3口:P3口管腳是8個(gè)帶內(nèi)部上拉電阻的雙向I/O口,可接收輸出4個(gè)TTL門電流。當(dāng)P3口寫入“1”后,它們被內(nèi)部上拉為高電平,并用作輸入。作為輸入,由于外部下拉為低電平,P3口將輸出電流(ILL)這是由于上拉的緣故。P3口也可作為AT89C51的一些特殊功能口,如下表所示:口管腳 備選功能 RXD(串行輸入口) TXD(串行輸出口) /INT0(外部中斷0) /INT1(外部中斷1) T0(記時(shí)器0外部輸入) T1(記時(shí)器1外部輸入) /WR(外部數(shù)據(jù)存儲(chǔ)器寫選通) /RD(外部數(shù)據(jù)存儲(chǔ)器讀選通)P3口同時(shí)為閃爍編程和編程校驗(yàn)接收一些控制信號(hào)。RST:復(fù)位輸入。當(dāng)振蕩器復(fù)位器件時(shí),要保持RST腳兩個(gè)機(jī)器周期的高電平時(shí)間。ALE/PROG:當(dāng)訪問外部存儲(chǔ)器時(shí),地址鎖存允許的輸出電平用于鎖存地址的地位字節(jié)。在FLASH編程期間,此引腳用于輸入編程脈沖。在平時(shí),ALE端以不變的頻率周期輸出正脈沖信號(hào),此頻率為振蕩器頻率的1/6。因此它可用作對(duì)外部輸出的脈沖或用于定時(shí)目的。然而要注意的是:每當(dāng)用作外部數(shù)據(jù)存儲(chǔ)器時(shí),將跳過一個(gè)ALE脈沖。如想禁止ALE的輸出可在SFR8EH地址上置0。此時(shí), ALE只有在執(zhí)行MOVX,MOVC指令是ALE才起作用。另外,該引腳被略微拉高。如果微處理器在外部執(zhí)行狀態(tài)ALE禁止,置位無效。/PSEN:外部程序存儲(chǔ)器的選通信號(hào)。在由外部程序存儲(chǔ)器取指期間,每個(gè)機(jī)器周期兩次/PSEN有效。但在訪問外部數(shù)據(jù)存儲(chǔ)器時(shí),這兩次有效的/PSEN信號(hào)將不出現(xiàn)。/EA/VPP:當(dāng)/EA保持低電平時(shí),則在此期間外部程序存儲(chǔ)器(0000HFFFFH),不管是否有內(nèi)部程序存儲(chǔ)器。注意加密方式1時(shí),/EA將內(nèi)部鎖定為RESET;當(dāng)/EA端保持高電平時(shí),此間內(nèi)部程序存儲(chǔ)器。在FLASH編程期間,此引腳也用于施加12V編程電源(VPP)。XTAL1:反向振蕩放大器的輸入及內(nèi)部時(shí)鐘工作電路的輸入。XTAL2:來自反向振蕩器的輸出。3.震蕩器特性XTAL1和XTAL2分別為反向放大器的輸入和輸出。該反向放大器可以配置為片內(nèi)振蕩器。石晶振蕩和陶瓷振蕩均可采用。如采用外部時(shí)鐘源驅(qū)動(dòng)器件,XTAL2應(yīng)不接。有余輸入至內(nèi)部時(shí)鐘信號(hào)要通過一個(gè)二分頻觸發(fā)器,因此對(duì)外部時(shí)鐘信號(hào)的脈寬無任何要求,但必須保證脈沖的高低電平要求的寬度。4.芯片檫除整個(gè)PEROM陣列和三個(gè)鎖定位的電擦除可通過正確的控制信號(hào)組合,并保持ALE管腳處于低電平10ms 來完成。在芯片擦操作中,代碼陣列全被寫“1”且在任何非空存儲(chǔ)字節(jié)被重復(fù)編程以前,該操作必須被執(zhí)行。此外,AT89C51設(shè)有穩(wěn)態(tài)邏輯,可以在低到零頻率的條件下靜態(tài)邏輯,支持兩種軟件可選的掉電模式。在閑置模式下,CPU停止工作。但RAM,定時(shí)器,計(jì)數(shù)器,串口和中斷系統(tǒng)仍在工作。在掉電模式下,保存RAM的內(nèi)容并且凍結(jié)振蕩器,禁止所用其他芯片功能,直到下一個(gè)硬件復(fù)位為止。 MT8888功能及應(yīng)用在前面已經(jīng)敘述過了,這一部分是整個(gè)系統(tǒng)的關(guān)鍵,在這里我們所采用的芯片是MT8888,MT8888芯片是MITEL公司采用CMOS工藝生產(chǎn)的一種低功耗、高集成度的DTMF信號(hào)收、發(fā)芯片,它可以方便地與微機(jī)接口。1. 主要特性MT8888是采用CMOS工藝生產(chǎn)的DTMF信號(hào)收發(fā)一體集成電路,它的發(fā)送部分采用信號(hào)失真小、頻率穩(wěn)定性高的開關(guān)電容式D/A變換器,可發(fā)出16種雙音多頻DTMF信號(hào)。接收部分用于完成DTMF信號(hào)的接收、分離和譯碼,并以4位并行二進(jìn)制碼的方式輸出。MT8888芯片集成度高、功耗低,可調(diào)整雙音頻模式的占空比,能自動(dòng)抑制撥號(hào)音和調(diào)整信號(hào)增益,還帶有標(biāo)準(zhǔn)的數(shù)據(jù)總線,可與TTL電平兼容,并可方便地進(jìn)行編程控制。2.MT8888管腳圖 MT8888管腳圖3.管腳說明各引腳的功能如下:.IN+:運(yùn)放同相輸入端;.IN:運(yùn)放反相輸入端;.GS:運(yùn)放輸出端;.VREF:基準(zhǔn)電壓輸出端,電壓值為VDD/2;.Vss:接地端;.OSC1:振蕩器輸入端;.OSC2:振蕩器輸出端;.TONE:DTMF信號(hào)輸出端;.WR:寫控制端,低電平有效,與TTL兼容;.CS:片選端,低電平有效;.RSO:存儲(chǔ)器選擇輸入端,與TTL兼容;.RD:讀控制端,低電平有效,與TTL兼容;.IRQ/CP:中斷信號(hào)請(qǐng)求端;.D0~D3:數(shù)據(jù)總線,在CS=1或RD=1時(shí),處于高阻狀態(tài),與TTL電平兼容。.Est:初始控制輸出端;.St/GT:控制輸入/時(shí)間檢測(cè)輸出;.VDD:+5V電源端。4.寄存器與控制MT8888內(nèi)部有兩個(gè)數(shù)據(jù)寄存器,一個(gè)是只執(zhí)行讀操作的接收數(shù)據(jù)寄存器RDR;另一個(gè)是只執(zhí)行寫操作的發(fā)送數(shù)據(jù)寄存器TDR。另外,MT8888中還有兩個(gè)4位的收、發(fā)控制寄存器CRA和CRB。對(duì)CRB的操作就是通過CRA中的一個(gè)特定位來操作的,因此編程中應(yīng)對(duì)其進(jìn)行初始化;而MT8888中的4位狀態(tài)寄存器SR則用來反映收、發(fā)信號(hào)的工作狀態(tài)。寄存器的選擇與操作由RS0及WR和RD口線來控制。MT8888在發(fā)送信號(hào)時(shí)可提供在種工作模式,即DTMF械、突發(fā)模式、CP模式。這三種工作模式均可通過寄存器進(jìn)行設(shè)置。RS0WRRD功 能0 01寫發(fā)送數(shù)據(jù)寄存器010讀接收數(shù)據(jù)寄存器101寫控制寄存器110讀狀態(tài)寄存器 控制寄存器功能表控制寄存器控制位名 稱功 能說 明CRAb0Tout信號(hào)音輸出控制邏輯“1”使能信號(hào)音輸出b1CP/DTMF模式控制邏輯“1”為CP模式,邏輯“0”為DTMF模式b2IRQ中斷使能邏輯“1”使能中斷模式,當(dāng)b0=1時(shí),接收到DTMF信號(hào)或發(fā)送完一DTMF雙音信號(hào),DTMF/CP引腳電平由高變低b3RSEL寄存器選擇邏輯“1”下一次訪問寄存器CRB,訪問結(jié)構(gòu)轉(zhuǎn)回寄存器CRACRBb0BURST雙音突發(fā)模式邏輯“0”使能雙音頻突發(fā)模式b1TEST測(cè)試模式邏輯“1”使能測(cè)試模式,以在IRQ/CP引腳輸出延遲控制信號(hào)b2S/D單雙音產(chǎn)生邏輯“0”允許產(chǎn)生DTMF信號(hào),否則輸出單音頻b3C/R列/行音選擇b2=1時(shí),邏輯“0”使能產(chǎn)生行單音信號(hào)邏輯,邏輯“1”使能產(chǎn)生列單音信號(hào) 狀態(tài)寄存器功能表狀態(tài)位名稱狀態(tài)標(biāo)志置位狀態(tài)標(biāo)志清零B0IRQ發(fā)生中斷。b1或b2=0讀狀態(tài)寄存器清除B1發(fā)送寄存器空(突發(fā)模式)暫停結(jié)束:準(zhǔn)備發(fā)送表數(shù)據(jù)讀狀態(tài)寄存器清除B2接收寄存器滿接收寄存器的數(shù)據(jù)有效讀狀態(tài)寄存器清除B3DTMF信號(hào)標(biāo)志位檢測(cè)不到DTMF信號(hào)時(shí)置位檢測(cè)DTMF信號(hào)已清除 ISD1420 功能及應(yīng)用1. 功能與參數(shù)語音芯片ISD1420,錄放音時(shí)間20秒,既可以手動(dòng)控制,高保真語音/音頻處理。開關(guān)接口,放音可以是脈沖觸發(fā),或電平觸發(fā)。零功率存儲(chǔ)。 100年信息保存。片內(nèi)時(shí)鐘。不需要編程器和開發(fā)系統(tǒng). ISD1420語音錄放芯片的主要特點(diǎn)是:.使用方便的單片錄放系統(tǒng),在同類產(chǎn)品中外圍元件最少。.音質(zhì)好,重放時(shí)能重現(xiàn)優(yōu)質(zhì)原聲,沒有常見的背景噪聲。.放音可選擇由邊沿觸發(fā)或電平觸發(fā)兩種方式。.無耗電信息存儲(chǔ),省掉備用電池。.存儲(chǔ)信息可保存100年,芯片可反復(fù)錄放10萬次以上。.無需專用編程或開發(fā)系統(tǒng),使用方便。.有較強(qiáng)的分段選址能力可處理多達(dá)160段信息。.具有自動(dòng)節(jié)電模式。.錄音或放音后,電路能立即進(jìn)入維持狀態(tài)。.采用5v單電源供電。: ISD1420管腳圖3.各管腳說明如下:A0A5(1腳6腳):地址A6 、A7(9腳、10腳):地址(MSB)Vccd(28腳):數(shù)字電路電源Vcca(16腳):模擬電路電源Vssd(12腳):數(shù)字地Vssa(13腳):模擬地SP+、(115腳):揚(yáng)聲器輸出+、XCLK(26腳):外接定時(shí)器(可選)NC(122腳):空腳ANAOUT(21腳):模擬輸出ANAIN(20腳):模擬輸入AGC(19腳):自動(dòng)增益控制MIC(17腳):麥克風(fēng)輸入MIC REF(18腳):麥克風(fēng)參考輸入/PLAYE(24腳):放音,邊沿觸發(fā)/REC(27腳):錄音/RECLED(25腳):發(fā)光二極管接口/PLAYL(23腳):放音,電平觸發(fā)ISD1420語音錄放芯片主要電參數(shù)工作電壓:Vcc 單位:V 典型值:5靜態(tài)電流:Is 單位:uA 典型值: 最大值:2 工作電流:Idd 單位:mA 典型值:15 最大值:30 4.電路操作模式:ISD1420地址輸入端具有雙重功能,根據(jù)地址中AA7的電平狀態(tài)決定A0A7的功能。如果AA7中有一個(gè)是低電平,A0A7輸入全解釋為地址位,作為起始地址用。地址位僅作為輸入端,在操作過程中不能輸出內(nèi)部地址信息。根據(jù)PLAYE、PLAYL或REC的下降沿信號(hào),地址輸入被鎖定。如果AA7同為高電平時(shí),它們即為模式位。使用操作模式有兩點(diǎn)要注意:第一,所有初始操作都是從0地址開始,0地址是1420存儲(chǔ)空間的起始端,以后的操作可根據(jù)模式的不同,而從不同的地址開始工作。當(dāng)電路中錄放、音轉(zhuǎn)換或進(jìn)入省電狀態(tài)時(shí),地址計(jì)數(shù)器復(fù)位為0。第二,當(dāng)PLAYE、PLAYL或REC變?yōu)榈碗娖剑瑫r(shí)AA7為高電平時(shí),執(zhí)行對(duì)應(yīng)操作模式。這種操作模式一直執(zhí)行到下一個(gè)低電平控制輸入信號(hào)出現(xiàn)為止,這一刻現(xiàn)行的地址/模式信號(hào)被取樣并執(zhí)行。操作模式可以與微機(jī)接口,也可以用連線控制操作。有關(guān)地址輸入端的功能說明如下:A0信息檢索(PLAYE或PLAYL only):不知道某個(gè)信息的實(shí)際地址時(shí),A0可使操作者快速檢索每條信息,A0每輸入一個(gè)低脈沖,便可使ISD1420器件內(nèi)部的地址計(jì)數(shù)器跳到下一個(gè)信息。這種模式僅用于放音,通常與A4操作同時(shí)應(yīng)用。A1刪除EOM標(biāo)志(REC only):可使錄入的分段信息成為連續(xù)的信息,用A1可刪除每段中間信息后的EOM標(biāo)志,僅在所有信息后留一個(gè)EOM標(biāo)志。當(dāng)這個(gè)操作模式完成時(shí),錄入的所有信息就作為一個(gè)連續(xù)的信息放出。A3循環(huán)重放信息(PLAYE或PLAYL only):可以使存于存儲(chǔ)空間始端的信息自動(dòng)地連續(xù)重放。一條信息可以完全占滿存儲(chǔ)空間,那么,循環(huán)就可以從頭至尾進(jìn)行,并由始至終反復(fù)重放。A4連續(xù)尋址:在正常操作中,當(dāng)一個(gè)信息放出,遇到一個(gè)EOM標(biāo)志,地址計(jì)數(shù)器會(huì)復(fù)位,A4可防止地址計(jì)數(shù)器復(fù)位,使得信息連續(xù)不斷的放出。AA5未用。 AT24C64功能及應(yīng)用1. CAT24WC64芯片的性能說明 CATALYST的C系列器件可直接和MCS51系列單片機(jī)接口,MCS51系列包括80C380C5AT89C205AT89C105AT89C5AT89C52等類型。 CATALYST的C EEPROM是串行、非易失的存儲(chǔ)器,它包括從1k位到64k位各種容量的型號(hào),它們遵循C總線協(xié)議,使用SDA、SDL雙線傳輸數(shù)據(jù)。 CAT24WC02有一8字節(jié)二頁面寫緩沖器和一寫保護(hù)引腳防止意外擦寫。CAT24WC04/08/16等器件有一16字節(jié)的頁面寫緩沖器。最多允許8個(gè)CAT24WC02,4個(gè) CAT24WC04,兩個(gè) CAT24WC08或一個(gè)CAT24WC16與C總線相連而地址不重復(fù),CAT24WC32/64有一32字節(jié)的頁面寫緩沖器,最多允許8個(gè)這樣的器件與C總線連接,而有不同的地址,但每個(gè)器件必須通過A0、A和A2三引腳接不同的上、下拉組合來區(qū)分。 AT24C64波形圖2. AT24C64引腳圖:VCC A0NC A1SLC A2SDA GND87651234 74系列芯片的功能及應(yīng)用集成鎖存器有多種型號(hào),TTL集成電路有74LS774LS3674LS3774LS8474LS8474LS841等;CMOS集成電路有45040440974HC373等?,F(xiàn)以常用的集成芯片74LS373為例說明鎖存器的符號(hào)特點(diǎn)。 74LS373管腳圖8位地址鎖存器74LS373如圖所示,公共控制塊有兩個(gè)輸入端。作用為:/OC是三態(tài)輸出控制,低電平有效,即此端加低電平時(shí)輸入數(shù)據(jù)能到達(dá)輸出端,加高電平時(shí)8個(gè)輸出均呈高阻態(tài); C是8個(gè)鎖存器的鎖存控制輸入端,C下降沿鎖存數(shù)據(jù)并低電平保持,C為高電平時(shí)不鎖存,輸入數(shù)據(jù)直達(dá)輸出端。鎖存器中間的橫向三角是驅(qū)動(dòng)器符號(hào),表明輸出電流較大,帶負(fù)載能力強(qiáng)。每個(gè)鎖存器只有一個(gè)同相輸出,沒有互補(bǔ)輸出。符號(hào)中輸出輸入端引線上所標(biāo)帶括號(hào)的數(shù)字是該端在芯片上的引腳號(hào)。74LS3的功能如下所述,/OC為低電平、C為高電平時(shí),Q隨D變化,/OC和C都為低電平Q保持原來狀態(tài)Q0不變,/OC為高電平時(shí)輸出Q為高阻狀態(tài)Z。2. 8位數(shù)據(jù)鎖存器74LS273它可作總線驅(qū)動(dòng)器,也可作地址鎖存器用, 管腳是:1CLR(片選,高電平有效),11118分別是D1~D8(8個(gè)數(shù)據(jù)輸入端),11119分別是Q1~Q8(8個(gè)數(shù)據(jù)輸出端),10為GND,11為數(shù)據(jù)所存端,正跳變有效,20為VCC。273和373唯一重要的區(qū)別就是在時(shí)序上,一個(gè)上升沿鎖存,一個(gè)下降沿鎖存。373通用一些,373是可以代替273的。 74LS273管腳圖3. 8位總線驅(qū)動(dòng)器74LS245 74LS245管腳圖當(dāng)讀操作的時(shí)候,/I
點(diǎn)擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號(hào)-1