freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

畢業(yè)設(shè)計開題報告張劍鋒(編輯修改稿)

2025-04-22 01:59 本頁面
 

【文章內(nèi)容簡介】 ield Programmable Gate Array)是目前廣泛采用的一種可編程器件M.隨著微電子技術(shù)的發(fā)展.現(xiàn)場可編程門陣歹IJ(FPGA)得到了飛速發(fā)展。FPGA的時鐘延遲可達(dá)到納秒級,結(jié)合其并行工作方式,在超高速、實(shí)時測控方面有非常廣闊的應(yīng)用前景,具有工作速度快、集成度高和現(xiàn)場可編程的優(yōu)點(diǎn)[12]。它的應(yīng)用不僅使得數(shù)字電路系統(tǒng)的設(shè)計非常方便,并且還大大縮短了系統(tǒng)研制的周期,縮小了數(shù)字電路系統(tǒng)的體積和所用芯片的品種。而且它的時鐘頻率已可達(dá)到幾百兆赫茲。加上它的靈活性和高可靠性,幾乎可將整個設(shè)計系統(tǒng)下載于同一芯片中,實(shí)現(xiàn)片上系統(tǒng),非常適合用于實(shí)現(xiàn)波形發(fā)生器的數(shù)字電路[7]。參考文獻(xiàn):[1] 譚會生, 技術(shù)綜合應(yīng)用實(shí)例與分析,西安電子科技大學(xué)出版社,2004,11.[2] 萬耀、李小清、周云飛、潘海鴻. 基于FPGA 多通道數(shù)據(jù)采集系統(tǒng)設(shè)計, 微計算機(jī)信息,2007 22:199201 [3] 全國大學(xué)生電子設(shè)計競賽組委會。 全國大學(xué)生電子設(shè)計競賽獲獎作品選編。 北京D 北京理工大學(xué)出版社[4] 會議論文黃慶彩,祖靜, 2004[5] 周德新,楊代文,王凱,[期刊論文]自動化儀表 2009(5) [6] 唐琦,徐宏杰,[期刊論文]現(xiàn)代電子技術(shù) 2009(12) [7] 2007[8] 朱昊. 基于技術(shù)的噪聲分析及抑噪實(shí)現(xiàn)。 海洋技術(shù)[9] 羅泉,劉芝,[期刊論文]廣西師范學(xué)院學(xué)報(自然科學(xué)版) 2009(2) [10] 高士友,胡學(xué)深,杜興莉,[期刊論文]現(xiàn)代電子技術(shù) 2009(16)[11] 2006[12] 2009[13] Altera Corporation Altera Digital Library 2002 畢 業(yè) 論 文 開 題 報 告2.本課題要研究或解決的問題和擬采用的研究手段(途徑)::(1)16路直流信號,幅度可調(diào)。(2)8bit。:(1)查閱資料,在了解系統(tǒng)工作原理的基礎(chǔ)上,進(jìn)行方案比較和設(shè)計。(2)計算機(jī)產(chǎn)生波形數(shù)據(jù),利用RAM存儲波形。(3)設(shè)計VHDL程序,利用FPGA控制D/A。本系統(tǒng)以FPGA 為核心,其中的系統(tǒng)控制器主要負(fù)責(zé)控制系統(tǒng)的每個部分狀態(tài)及之間的協(xié)調(diào)。其中的加法
點(diǎn)擊復(fù)制文檔內(nèi)容
研究報告相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1