【正文】
troller, directly determines the performance of the inverter. A design method of FPGAbased SPWM inverter controller is proposed in this thesis. Detailed design of this controller is carried out on Altera QuartusⅡ software, with the toptodown approach. The SPWM inverter controller is prised of seven functional modules, which are easy to transplant and upgrade. Therefore the whole control system can be upgraded easily. After the RTL level design is pleted, simulation is made on every module Key words: Field Programmable Gate Arrays 。 第 1 頁(yè) 仿 真 報(bào) 告 摘 要 正弦波逆變電源廣泛應(yīng)用于電力、郵電、通信、航天等各個(gè)領(lǐng)域,而且隨著微機(jī)技術(shù)的不斷發(fā)展和普及,正弦波逆變電源的應(yīng)用將越來(lái)越廣。 Direct Digital Frenqency Synthsis 引言 新型電力電子器件和高性能微處理器的出現(xiàn)和發(fā)展 , 使得 PWM技術(shù)已成為電力電子技術(shù)中非常重要的組成部分 , 多種方法可以產(chǎn) 生 SPWM脈寬調(diào)制波。以往的 DDS 大多使用專用芯片 , 然而在某些場(chǎng)合 , 專用 DDS 芯片在控制方式、調(diào)節(jié)頻率等方面與系統(tǒng)的要求差距很大 , 需要一種更加靈活的控制方式來(lái)達(dá)到這種要求。在正弦波半個(gè)周期內(nèi) , 正負(fù)脈沖的面積總和與正弦波的面積相等。當(dāng)三角波計(jì)數(shù)器數(shù)據(jù)比正弦調(diào) 制波數(shù)據(jù)大時(shí) , 輸出 1。 entity fenpin IS port(clk:in std_logic。039。 end if。 end rtl。 END add_sin。 then if en=39。 addr_t64= q64_v。 第 10 頁(yè) 圖 9 比較器模塊 比較器模塊 程序 : LIBRARY IEEE。 ELSE Y =