freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga技術(shù)的微波爐控制器論文(完整版)

2025-01-04 21:56上一頁面

下一頁面
  

【正文】 .......................................................................................... 6 發(fā)展歷史 ............................................................................................................... 6 FPGA 的基本特點 ................................................................................................. 7 FPGA 的優(yōu)點 ......................................................................................................... 8 Max+plusⅡ介紹 ....................................................................................................................... 8 第三章 系統(tǒng)設(shè)計 .................................................................................................................... 10 系統(tǒng)設(shè)計要求 ...................................................................................................................... 10 系統(tǒng)設(shè)計方案 ...................................................................................................................... 10 微波爐控制器的總體設(shè)計方案 ....................................................................... 10 狀態(tài)控制器 KZQ 的設(shè)計 ................................................................................. 11 數(shù)據(jù)裝載器 ZZQ 的設(shè)計 ................................................................................. 12 烹調(diào)計時器 JSQ 的設(shè)計 .................................................................................. 12 顯示譯碼器 YMQ47 的設(shè)計 ............................................................................ 13 主要 VHDL 源程序 ............................................................................................................. 14 狀態(tài)控制器 KZQ 的 VHDL 源程序 ................................................................ 14 南昌工程學(xué)院(本)畢業(yè)設(shè)計(論文) VII 數(shù)據(jù)裝載器 ZZQ 的 VHDL 源程序 ................................................................ 16 顯示譯碼器 YMQ47 的 VHDL 源程序 ........................................................... 20 系統(tǒng)仿真 /硬件驗證 ............................................................................................................. 21 系統(tǒng)的有關(guān)仿真 ............................................................................................... 21 設(shè)計技巧分析 ...................................................................................................................... 22 系統(tǒng)擴展思路 ......................................................................................................................... 23 總結(jié)致謝 .................................................................................................................................... 24 參考文獻 .................................................................................................................................... 26 南昌工程學(xué)院(本)畢業(yè)設(shè)計(論文) 1 第一章 引言 產(chǎn)品背景介紹 Percy 在 1946 年構(gòu)想出微波爐的概念,在 1950 年取得專利。(論 文 ) 信息工程學(xué)院 系( 院) 電子信息工程 專業(yè) 畢業(yè)設(shè)計(論文)題目 基于 FPGA 技術(shù)的微波爐控制器 學(xué)生姓名 荊 玉 峰 班 級 06 電子信息工程( 1)班 學(xué) 號 2020200173 指導(dǎo)教師 謝 劍 鋒 完成日期 2020 年 6 月 13 日 南昌工程學(xué)院(本)畢業(yè)設(shè)計(論文) I 南 昌 工 程 學(xué) 院 畢業(yè)設(shè)計(論文)任務(wù)書 I、畢業(yè)設(shè)計 (論文 )題目: 基于 FPGA 技術(shù)的微波爐控制器設(shè)計 II、畢 業(yè)設(shè)計 (論文 )使用的原始資料 (數(shù)據(jù) )及設(shè)計技術(shù)要求: 1. 用 FPGA 設(shè)計 微波爐控制器 電路 。微波爐的運作機制為微波在水中能產(chǎn)生摩擦熱的原理。 2020 年,美的介入,迅速崛起成為行業(yè)第三,三星也逐漸退出市場。他省時、省電、方便和衛(wèi)生,作為現(xiàn)代的烹飪工具,微波爐的控制器體現(xiàn)著他的重要性能指標(biāo)。 從宏觀的角度看, VHDL 的語法構(gòu)成了程序的各組成部分;微觀上看 VHDL 的語法是各種語句的運用細(xì)節(jié)。它也是美國國防部標(biāo)準(zhǔn)( MILSTD454L)。并且具有多層次的設(shè)計描述功能,支持設(shè)計庫和可重復(fù)使用的元件生成。 (四)可操作性 由于 VHDL 具有類屬描述語句和子程序調(diào)用等功能,對于已完成的設(shè)計,在不改變源程序的條件下,只需改變端口類屬參量或函數(shù),就能輕易地改變設(shè)計的規(guī)模和結(jié)構(gòu)。 VHDL 將一個設(shè)計稱 為一個實體 Entity(元件、電路或者系統(tǒng)),并且將它分成外部的可見部分(實體名、連接)和內(nèi)部的隱藏部分(實體算法、實現(xiàn))。結(jié)構(gòu)體可以包含一個或者多個進程或者組件。 第二章 概述 6 (二)數(shù)據(jù)流級描述 將數(shù)據(jù)看成從設(shè)計的輸入 端流到輸出端,反映從輸入數(shù)據(jù)到輸出數(shù)據(jù)所發(fā)生的立即變換。 在實際應(yīng)用中,為了能兼顧整個設(shè)計的功能、資源和性能幾方面的因素,通常將以上三種描述方式混合使用。還有一類結(jié)構(gòu)更為靈活的邏輯器件是可編程邏輯陣列( PLA),它也由一個 “與 ”平面和一個 “或 ”平面構(gòu)成,但是這兩個平面的連接關(guān)系是可編程的。幾 乎所有應(yīng)用門陣列、 PLD 和中小規(guī)模通用數(shù)字集成電路的場合均可應(yīng)用 FPGA 和 CPLD 器件。因此,工作時需要對片內(nèi)的 RAM 進行編程。因此, FPGA 的使用非常靈活。 FPGA/ CPLD 軟件包中有各種輸入 工具 和仿真工具及版圖設(shè)計工具和編程器等全線產(chǎn)品,電路設(shè)計人員在很短的時間內(nèi)就可完成電路的輸入、編譯、優(yōu)化、仿真,直至最后芯片的制作。 完全集成化 Max+plusⅡ 的設(shè)計輸入、處理與較驗功能全部集成在統(tǒng)一的開發(fā)環(huán)境下,這樣可以加快動態(tài)調(diào)試、縮短開發(fā)周期。 TEST
點擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1