【正文】
器件工作速度的性能的關(guān)鍵路徑。這是開發(fā)過(guò)程中的重要部分。 1122334455667788D DC CB BA AT i t l eN um be r R e vi s i onS i z eA2D a t e : 2020 5 31 S he e t of F i l e : E : \ 畢業(yè)設(shè)計(jì) \ ..\ 畢業(yè)設(shè)計(jì)的圖紙 .s c hdoc D r a w n B y :IO1IO2IO3IO4IO5IO6IO7V C C I O 18GND9IO10IO11I O / nC S O12D A T A 013nC O N F I G14V C C A _P L L 115G C L K 016G C L K 117G N D A _P L L 118G N D G _P L L 119nC E O20nC E21M S E L 022M S E L 123D C L K24I O / A S D O25IO26IO27IO28V C C I O 129GND30IO31IO32IO33IO34IO35IO36IO37IO38IO39IO40IO41IO42GND43VCCIO444GND45VCCINT46IO47IO48IO49IO50IO51IO52IO53GND54VCCINT55IO56IO57IO58IO59IO60IO61IO62GND63VCCINT64GND65VCCIO466IO67IO68IO69IO70IO71IO72IO73IO74IO75IO76IO77IO78IO79GND80V C C I O 381IO82IO83IO84IO85C O N F _D O N E86nS T A T U S87T C K88T M S89T D O90G N D G _P L L 291G C L K 292G C L K 393V C C A _P L L 294T D I95IO96IO97IO98IO99IO100GND101V C C I O 3102IO103IO104IO105IO106IO107IO108IO109IO110IO111IO112IO113IO114VCCIO2115GND116VCCINT117GND118IO119IO120IO121IO122IO123IO124IO125VCCINT126GND127IO128IO129IO130IO131IO132IO133IO134VCCINT135GND136VCCIO2137GND138IO139IO140IO141IO142IO143IO144E P 1C 6T 144C 8I C 1 圖 41 EP1C6T144C8 結(jié)構(gòu)圖 FPGA 在 本 課題中的開發(fā)過(guò)程 FPGA 的開發(fā)工作多是在 PC 機(jī)上完成的, 也可在各種工作站平臺(tái)上進(jìn)行。芯片結(jié)構(gòu)圖如圖 41 所示。 天津工程師范學(xué)院 2020 屆 本科生 畢業(yè)設(shè)計(jì) 7 4 系統(tǒng)組成 FPGA 芯片簡(jiǎn)介 FPGA 芯片的發(fā)展 本 課題中采用了 ALTER 公司的 EP1C6T144C8 芯片 ,以下 對(duì) FPGA 芯片進(jìn)行簡(jiǎn)單的介紹。 FPGA 芯片內(nèi)部的時(shí)鐘設(shè)計(jì)主要是通過(guò)分頻器把較高的外部時(shí)鐘頻率分頻成每一 秒 計(jì)一次數(shù)的時(shí)鐘脈沖,從而實(shí)現(xiàn)計(jì)時(shí)功能。 顯示功能 方案一 使用液晶顯示,如果我們只需要顯示數(shù)字可以選擇字符型液晶,但是液晶在控制方面比較復(fù)雜,規(guī)格繁多、接口方面不易選擇,價(jià)格比較昂貴。 EDA 技術(shù)實(shí)現(xiàn)計(jì)時(shí)功能 方案一 畫層次原理圖 , 此設(shè)計(jì)方法類似用邏輯門符號(hào)畫一個(gè)邏輯圖,先將選用的模塊圖形符號(hào)和連接器符號(hào)畫在 編輯窗口 上,然后用連線將它們連接起來(lái),最后將選用的符號(hào)名放在相應(yīng)的模塊及其節(jié)點(diǎn)上。有的還能自動(dòng)調(diào)整測(cè)試點(diǎn),這樣不 僅方便了操作,也提高了測(cè)試精度。 FPGA 是用戶自行定義邏輯功能的邏輯器件 [15],它與傳統(tǒng)定制器件的主要區(qū)別是它的可編程性 [11],而傳統(tǒng) 邏輯器件的功能是固定的 。ISD2560 I 目 錄 1 引言 ................................................................................................................................ 1 2 課題任務(wù)及方案論證 ................................................................................................... 3 主要任務(wù) ............................................................................................................ 3 方案論證 ........................................................................................................... 3 計(jì)時(shí)功能 ................................................................................................. 3 EDA 技術(shù)實(shí)現(xiàn)計(jì)時(shí)功能 ....................................................................... 3 顯示功能 ................................................................................................. 4 語(yǔ)音功能 ................................................................................................ 4 3 原理概述 ....................................................................................................................... 5 原理框圖及原理簡(jiǎn)述 ........................................................................................ 5 原理框圖 ................................................................................................. 5 原理簡(jiǎn)述 ............................................................................................... 5 4 系統(tǒng)組成 ...................................................................................................................... 7 FPGA 芯片簡(jiǎn)介 ............................................................................................. 7 FPGA 芯片的發(fā)展 .................................................................................... 7 EP1C6T144C8 芯片結(jié)構(gòu)介紹 .................................................................. 7 FPGA 在本課題中的開發(fā)過(guò)程 ............................................................. 8 FPGA 的編程方式 .................................................................................... 9 FPGA 硬件電路組成 ........................................................................................ 9 系統(tǒng)框圖 .................................................................................................. 9 系統(tǒng)內(nèi)部頂層文件連接圖 ................................................................... 10 FPGA 印制板電路圖 ............................................................................ 10 單片機(jī) AT89S52 簡(jiǎn)介 ...................................................................................... 10 芯片的引腳圖 ....................................................................................... 11 AT89S52 的引腳及功能 ........................................................................ 11 單片機(jī)硬件電路 ................................................................................. 12 單片機(jī)在該課題中的程序 ................................................................... 12 ISD2560 語(yǔ)音芯片 ......................................................................................... 12 芯片引腳功能介紹 ............................................................................... 13 II ISD2560 硬件電路組成 ..................................................................... 14 LED 顯示部分 ............................................................................................... 14 LED 段顯示器結(jié)構(gòu)與原理 .................................................................. 15 LED 顯示器在該課題中的應(yīng)用電路 .................................................. 15 5 軟件設(shè)計(jì)部分 .........................