freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

[工學]第4章數(shù)電組合邏輯電路(存儲版)

2025-03-18 22:43上一頁面

下一頁面
  

【正文】 1 A 2 LT RBI A 3 A 0 GND V CC Y f Y g Y a Y b Y c Y d Y e 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 74LS48 BI/RBO 第四章 組合邏輯電路 第四章 組合邏輯電路 74LS48七段譯碼器真值表(共陰級) 第四章 組合邏輯電路 第四章 組合邏輯電路 74LS48七段譯碼器真值表 (共陰級) 第四章 組合邏輯電路 第四章 組合邏輯電路 4 5 1 7amp。amp。 第四章 組合邏輯電路 第四章 組合邏輯電路111R B IL TB I / R B ODCBAa b c d e f gamp。 而 DCBA為其它各種組合時 , 正常顯示 。我們用驅(qū)動七段發(fā)光二極管的例子,來說明設計顯示譯碼器的過程。 第四章 組合邏輯電路 第四章 組合邏輯電路LED數(shù)碼管的顯示方法 ( 1)軟件實現(xiàn)方法 分為 動態(tài) 和 靜態(tài) 兩種。它的死區(qū)電壓比普通三極管高,正向工作電壓一般為 ~ 3V,達到光可見度的電流需幾毫安到十幾毫安。 在數(shù)字式儀表、數(shù)控設備和微型計算機中是不可缺少的人機聯(lián)系手段。 三個附加的使能端 三個二 進制碼 輸入端 八個輸 出端 第四章 組合邏輯電路 第四章 組合邏輯電路表 4–13 功能表 將輸入的三個二進制代碼,譯成 8個低電平信號 高電平表示譯碼器被禁止,低電平有效。amp。 amp。 0 1 2 3 4 5 6 7111CBA8 91Damp。 amp。 早期的譯碼器大多用二極管矩陣來實現(xiàn),現(xiàn)在多用半導體集成電路來完成。 第四章 組合邏輯電路 第四章 組合邏輯電路16線 4線優(yōu)先編碼器的工作原理 當高位片的 EI= 0,且高位片的 15~ 8中至少有一個為0(即要求編碼 )時,高位片的EO=1,從而使低位片處于禁止狀態(tài),此時編碼器的輸出取決于高位片的 A0A1A2,而 A3等于 1(因為 CS高 = 0),所以輸出代碼在 1000~ 1111之間變化。 CS端為片優(yōu)先編碼輸出端。 第四章 組合邏輯電路 第四章 組合邏輯電路圖 420 74LS148集成優(yōu)先編碼器邏輯圖 A0~ A2 是三個輸出端 CS是擴展功能輸出端 EO 是使能輸出端 0~ 7為輸入信號端 EI為輸入使能端 第四章 組合邏輯電路 第四章 組合邏輯電路 由圖 520可寫出該電路的輸出函數(shù)的邏輯表達式 _ _ __ _ _ __ _ __ _ _ _ _ ___ _ __ _ _ _ _ __11_1_____01_____11_____276543210)7656436421()76542543()7654(EEEECSEAEAEAOO??????????????????????????????????邏輯表達式 第四章 組合邏輯電路 第四章 組合邏輯電路? 74LS148 表 4 – 11 優(yōu)先編碼器的功能表 EI=1時,電路都不會有輸出,所有輸出端都處于高電位 A0A1A2 CS EO 為 11111 EI=0時 ,輸出函數(shù)的邏輯值才決定于輸入變量的取值 EO為使能輸出端。 解 :( 1)根據(jù)題意知,同一時間電話室只能處理一部電話,假如用 A、 B、 C分別代表火警、 急救、工作三種電話,設電話鈴響用 1表示,鈴沒響用 0表示。 0 CD 00 01 11 10 4 1 3 2 5 7 6 8 9 00 01 11 10 AB 圖 4 – 18 8421BCD編碼矩陣 第四章 組合邏輯電路 第四章 組合邏輯電路自然數(shù) N 二進制代碼 A B C D 0 1 2 3 4 5 6 7 8 9 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 表 410 8421BCD編碼表 第四章 組合邏輯電路 第四章 組合邏輯電路各輸出端函數(shù)表示式 : _______________975319753176327632765476549898?????????????????????DCBA第四章 組合邏輯電路 第四章 組合邏輯電路+ UCC1234567890SA B C Damp。 普通編碼器 對于二進制來說 , 最常用的是自然二進制編碼 , 因為它有一定的規(guī)律性 , 便于記憶 , 同時也有利于電路的連接 。 例如三位二進制數(shù)有八種狀態(tài) , 可指定它們來表示 0到 7的數(shù) , 也可指定它們表示 8種特定的含義 。 A3A2A1A0B3B2B1B0S3S2S1S08 4 2 1 B C D“ 1 ”C4余 3 代碼C0四 位全加 器圖 413 用全加器構(gòu)成 8421BCD碼到余3代碼的轉(zhuǎn)換電路 第四章 組合邏輯電路 第四章 組合邏輯電路練習三 利用 4位 2進制加法器和異或門實現(xiàn) 4位無符號二進制數(shù)的加或減。解: 兩個 8421 碼相加 , 其和仍應為 8421 碼 , 如不是8421 碼則結(jié)果錯誤 。 乘法算式如下: 第四章 組合邏輯電路 第四章 組合邏輯電路∑AB∑ABA0B0B1A1P0P1P2P3C2C1Ci - 1Ci - 1amp。amp。 74LSl82邏輯圖及引腳圖如圖 4—8所示。amp。amp。 11)( ????????iiiiiiiiiiCBABACCBAS 各級進位都可同時產(chǎn)生,這樣每位加法不必等低位運算結(jié)果,故提高了運算速度。 輸出仍是兩個,為 和數(shù) S和向高位的進位位 Ci+l。 半加器- 不考慮 低位來的進位 的加法,稱為半加。 (2) 功耗低,速度高 。 A B C F A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 1 1 1 1 1 F= ABC+ABC+ABC+ABC = m1+m2+m6+m7 第四章 組合邏輯電路 第四章 組合邏輯電路用卡諾圖化簡 A BC 0 1 00 01 11 10 1 1 1 1 F= AB+BC+ABC( 7個門) =AB( C+C) +BC+A BC =ABC+ABC+BC+A BC =BC+C( A⊙B )( 5個門) A B C 1 = amp。 化簡過程如圖 48所示 。 第四章 組合邏輯電路 第四章 組合邏輯電路表 4–4 例 4真值表 A B C F 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 0 0 0 0 1 1 1 ABCCABCBAF ???第四章 組合邏輯電路 第四章 組合邏輯電路_______ ACABACABACABF ??????BC A 00 01 11 10 0 1 1 1 1 amp。 第四章 組合邏輯電路 第四章 組合邏輯電路 例 4 設計三變量表決器 , 其中 A具有否決權(quán) 。 表 4–3 例 3 真值表 A B Ci S Ci+1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 1 0 0 1 0 0 0 1 0 1 1 1 第四章 組合邏輯電路 第四章 組合邏輯電路— 練習一 分析下面邏輯電路的功能 。QR= 1= 1ABCi Ci + 1SP圖 4 – 5 例 3 圖 第四章 組合邏輯電路 第四章 組合邏輯電路解 : 由圖可得 ABCBABCAABCBABAABCBABAQRCABRCBABAPCQCBACBACBAA B CCBABACBABACBABACPSBABABAPiiiiiiiiiiiiiii????????????????????????????????___________________1__________________________________________)()()()()()(amp。 由真值表可看出 , 這就是一個二變量的異或電路 。為三變量的表決器 已經(jīng)最簡,不需改進。amp。 第四章 組合邏輯電路 第四章 組合邏輯電路 在實際環(huán)節(jié)中,會遇到兩種情況,邏輯電路的分析和設計。 本章介紹組合邏輯電路的 分析和設計 ,并研究組合邏輯電路系統(tǒng)中可能出現(xiàn)的競爭 冒險現(xiàn)象和解決的方法。amp。 第四章 組合邏輯電路 第四章 組合邏輯電路表 4–1 例 1真值表 ABC AB AC BC F 000 001 010 011 100 101 110 111 0 0 0 0 0 0 1 1 0 0 0 0 0 1 0 1 0 0 0 1 0 0 0 1 0 0 0 1 0 1 1 1 該電路三個輸入有 2個以上為 “ 1”,輸出 “ 1”?!?=1≥1ABACBCPQSRF第四章 組合邏輯電路 第四章 組合邏輯電路表 4–2 例 2真值表 ABC ABC ABC A B C BC F 000 001 010 011 100 101 110 111 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 1 1 0 0 1 1 0 第二步:列真值表 第四章 組合邏輯電路 第四章 組合邏輯電路ABC00 01 11 1001 11 11BCBC= 1BCF圖 4 – 4 例 2 化簡后重新設計邏輯圖 第四章 組合邏輯電路 第四章 組合邏輯電路 第三步: 功能描述 。amp。 該電路又稱為全加器 。 (3)根
點擊復制文檔內(nèi)容
教學課件相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1