freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

畢業(yè)設(shè)計(jì)-基于fpga的cdma數(shù)字基帶收發(fā)系統(tǒng)--調(diào)制部分-免費(fèi)閱讀

  

【正文】 if count=01 then scode=pcode(2)。event and clk=39。 use 。 24 end if。 elsif mess=1010 then code=010。 elsif mess=0001 then code=001。 end plus。 3. 控制時(shí)鐘:全局時(shí)鐘。tempwal2=tempwal1。 then tempwal1=39。 entity delaymwal_clk is port(clk:in bit。 end process。 else if (clk39。 walin:in bit_vector(3 downto 0)。 1. CDMA 基帶收發(fā)系統(tǒng) —— 調(diào)制部分( modulator)。139。 begin process(clk) begin if clr=39。 use 。 end if。 begin process(clk) begin if clr=39。 use 。 end if。 20 begin process(clk) begin if clr=39。 use 。 end if。139。 clk32:out bit)。 end if。139。 clk8:out bit)。 end dec。 re_clk = not re_clk。event and clk=39。 use 。 end if。count = 00。 begin process( clk,clr ) begin if clk39。 library ieee。139。 begin process(clk,clr) begin if clr=39。 6. 控制時(shí)鐘:信息碼時(shí)鐘( 96分頻) 。139。POUT =AD。CS0809 = 39。139。139。 end A_TO_D。 K : in STD_LOGIC_VECTOR(3 DOWNTO 1)。 3. 控制時(shí)鐘:全局時(shí)鐘。 CHANGE1:并串轉(zhuǎn)換。 輸入 amp。 畢業(yè)設(shè)計(jì)的完成,畢業(yè)論文的寫作對(duì)于我來(lái)說(shuō)都是第一次,我從其中學(xué)到了很多,這個(gè)過程就是一個(gè)學(xué)習(xí)的過程。 七、 結(jié)束語(yǔ) CDMA(碼分多址接入技術(shù) )為第三代移動(dòng)通信技術(shù)的主流技術(shù)。硬件本身的時(shí)延比較小容易解決,但是串并變換時(shí)的時(shí)延是大于 1個(gè) 周期的,因?yàn)樵诓⒋儞Q中必須等到 3路信號(hào)的串序碼全部到來(lái)時(shí)才能完成串并變換。當(dāng) OE輸入高電平時(shí),輸出三態(tài)門打開,轉(zhuǎn)換結(jié)果的數(shù)字量輸出到數(shù)據(jù)總線上。 ADC0809 是 CMOS 單片型逐 次逼近式 A/ D轉(zhuǎn)換器,它由 8 路模擬開關(guān)、地址鎖存與譯碼器、比較器、 8 位開關(guān)樹型 D/ A轉(zhuǎn)換器、逐次逼近寄存器、三態(tài)輸出鎖存器等其它一些電路組成。 FPGA 的主要功能是實(shí)現(xiàn) 4 路信息信號(hào)的擴(kuò)頻、編碼調(diào)制 。 3. 為同或指示器,即將輸出信號(hào)與原始信息碼作比較。具體構(gòu)成依據(jù)表 1,例如,我們?cè)谶@里?。?l,7]的互反多項(xiàng)式[ 6,7]作為 7 級(jí) 移位寄存器的特征多項(xiàng)式, PN碼時(shí)鐘為全局時(shí)鐘的 3分頻。PN擴(kuò)頻 3分頻 信息碼發(fā)生器 Walsh碼調(diào)制 PN碼擴(kuò)頻 基帶求和 Walsh碼發(fā)生器 串并轉(zhuǎn)換 Walsh碼解調(diào) amp。 2. 解調(diào)器 :接收端將收到的 1路信號(hào)首先進(jìn)行串并變換 ,在取得同步的基礎(chǔ)上行 PN解擴(kuò)和Walsh 解調(diào) ,恢復(fù)出 4 路輸入信息。途中第二、三級(jí)移位寄存器的輸出 2Q 和 3Q 經(jīng)模 2 加電路后反饋到第一級(jí)移位寄存器的輸入 1D 端,構(gòu)成反饋電路。表 1給出了 n階本原特征多項(xiàng)式 )(xf 的具體形式, n 是移位寄存器級(jí)數(shù),它的周期是 P= 12?n 。 作為擴(kuò)頻碼的偽隨機(jī)碼具有類似白噪聲的特性。 所有的 WALSH 碼都可以通過這種方式來(lái)產(chǎn)生。 (三) 沃爾什碼 沃爾什( Walsh)碼是正交碼,經(jīng)常被用作碼分多址系統(tǒng)的地址碼。 (3)收端的 Q Q2與 e不能正確同步就不可能正確分離 a1和 a2。碼分是利用各路信號(hào)的正交 性。所以 CDMA 可在同一載波頻率上同時(shí)傳送多個(gè)用戶的信息、數(shù)據(jù),實(shí)現(xiàn)多址通信。信道容量與帶寬成正比,而在一定信道容量下,如果帶寬 W 擴(kuò)充到一定程度,那么就能在較低 S/N 要求下得到很高 的傳輸質(zhì)量。在美國(guó) 10 大蜂窩公 司中有 7家選用 CDMA。 本文給出了 CDMA 數(shù)字基帶收發(fā)系統(tǒng)的 軟硬件 設(shè)計(jì)方案。并以 Altera MAX+plusⅡ 為硬件開發(fā)平臺(tái) ,利用 FPGA 實(shí)現(xiàn)了 4路信息信號(hào)的擴(kuò)頻、編碼調(diào)制。在亞洲, CDMA 技術(shù)商業(yè)化趨勢(shì)更強(qiáng), 1995 年,韓國(guó) LGIC 公司推出世界上首批商用 CDMA 交換系統(tǒng)。這一點(diǎn)的應(yīng)用就是采用偽隨機(jī)碼( PN)的擴(kuò)頻編碼調(diào)制,把原數(shù)據(jù)信號(hào)變換成類似于白噪聲的隨機(jī)信號(hào)。編碼之間的互相關(guān)值越小,多址干擾就越小,多址通信用戶數(shù)就越多?;痉椒ㄊ?,在發(fā)送端先將多路信號(hào)分別由一組正交碼進(jìn)行某種調(diào)制或變換,使各路信號(hào)成為某種正交信號(hào)組,然后混合傳輸。 (4)要實(shí)現(xiàn)碼分多路復(fù)用,就必須有足夠多的正交碼,即地址碼數(shù)目要足夠多。例如 ???????????????????????????????????11111111111111114321WWWW 就是一 組碼長(zhǎng)為 4的沃爾什碼。從而得到碼長(zhǎng)為 2n的 WALSH 碼。因?yàn)檎嬲碾S機(jī)信號(hào)和噪聲是不能重復(fù)再現(xiàn)和產(chǎn)生的,我們只能產(chǎn)生一種周期性的脈沖信號(hào)來(lái)近似隨機(jī)噪聲的性能,故稱之為偽隨機(jī)碼或 PN 碼。例如,當(dāng) n=5時(shí),表中給出了[ 2,5] ,[2,3,4,5],[1,2,4,5],其中[ 2,5]的多項(xiàng)式為 521)( xxxf ??? [2,3,4,5]的多項(xiàng)式為 54321)( xxxxxf ????? [1,2,4,5]的多項(xiàng)式為 5421)( xxxxxf ????? 必須指出本原多項(xiàng)式的互反多項(xiàng)式還是本原的。當(dāng)初始狀態(tài) 321 Q 為 111 時(shí)(其他初始狀態(tài)也是如此),在時(shí)鐘脈沖的控制下,各輸出端的輸出數(shù)據(jù)如圖 2(b)所 示,得到輸出周期為 p = 7123 ?? 的碼序列 1110010。 具體結(jié)構(gòu)參見整體概念性框圖 (見 圖 3) 及內(nèi)部結(jié)構(gòu)框圖 (見 圖 6) 。PN解擴(kuò) 并串轉(zhuǎn)換 PN碼發(fā)生器 7 該發(fā)生器利用 MAX+plusⅡ 編程實(shí)現(xiàn)較簡(jiǎn)單,在 Walsh 碼時(shí)鐘 (全局時(shí)鐘的 24 分頻 )的控制下 ,每出現(xiàn)一次時(shí)鐘跳變事件 (clk’ event),輸出端以 4為周期依次輸出 1111,1010,1100和 1001的碼序列。 D觸發(fā)器的功能見表 3。 為同或門, 為異或門。 A/D 轉(zhuǎn)換器則是將 模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)。因此, ADC0809 可處理 8 路模擬量輸入,且有三態(tài)輸出能力,既可與各種微處理器相連,也可單獨(dú)工作。 最后 將 MAX+plusⅡ 軟件程序下載到 FPGA 中,實(shí)現(xiàn) CDMA 數(shù)字基帶收發(fā)系統(tǒng)中的 4 路信息信號(hào)的擴(kuò)頻、編碼調(diào)制 。因?yàn)樵诮庹{(diào)時(shí), PN碼、 Walsh 碼和輸入信號(hào)必須是一 一對(duì)應(yīng)的,所以在實(shí)現(xiàn)時(shí)我們將 PN 碼、 Walsh 碼進(jìn)行延時(shí)處理,將所有的碼字順序后延,使所有的信號(hào)及碼字重新-一一對(duì)應(yīng)起來(lái)。 第三代移動(dòng)通信系統(tǒng)以強(qiáng)大的通信能力,融合語(yǔ)音、視頻和數(shù)據(jù),向人們提供豐富的多媒體業(yè)務(wù),滿足市場(chǎng) 日益增長(zhǎng)的移動(dòng)通信需求 。再過一些時(shí)間,我就要踏上工作崗位了,那也是一個(gè)長(zhǎng)期的學(xué)習(xí)過程。輸出: CLK 全局時(shí)鐘 CLR 清零信號(hào) MESS[3..0] 原始信號(hào) PN 偽隨機(jī)噪聲 SCODE 串行碼 WAL[3..0] Walsh 碼 WALCLK 延遲后的 WAL 時(shí)鐘 碼發(fā)生器( CREATOR)設(shè)計(jì)圖 圖 2 碼發(fā)生器( CREATOR)設(shè)計(jì)圖 說(shuō)明: ( 1) CREATOR 用來(lái)提供各種系統(tǒng)所需碼信息和控制 信息,包括: 4路輸入信息 mess[3..0]、 13 4路 WALSH 碼、周期為 127 的 PN 碼及各個(gè)分頻時(shí)鐘。 ( 2)各種 DELAY 都是將各種信號(hào)延時(shí)為解調(diào)器所用,使各種信息在解調(diào)端重新一一對(duì)應(yīng)。 library ieee。 POUT : OUT STD_LOGIC_VECTOR(8 DOWNTO 1)。 architecture CHANGE of A_TO_D is signal step :integer range 0 to 3。) AND (CLK139。CS0809 = 39。139。CS0809 = 39。CS0809 = 39。 library ieee。139。 end if。 use 。event and clk = 39。 elsif count = 00 then wal = 1010。 end if。 use 。139。 elsif count = 00 then count := count+1。 1. CDMA 基帶收發(fā)系統(tǒng) —— 調(diào)制部分( modulator)。 end decimator8。then re_clk=39。 仿真波行如下: 圖 3 8分頻產(chǎn)生程序仿真波行圖 1. CDMA 基帶收發(fā)系統(tǒng) —— 調(diào)制部分( modulator)。 19 end decimator32。then re_clk=39。 clk32=re_clk。 use 。139。 mout=tempwal。 use 。139。 21 mout=tempwal。 use 。139。) then tempwal1=pnin。 2. 程序功能: Walsh 碼延時(shí),補(bǔ)償因并串變換帶來(lái)的延時(shí)。 walout:out bit_vector(3 downto 0))。event and clk=39。 end cha。 clr:in bit。039。 end if。 library ieee。 architecture add of plus is begin process(clk,clr) begin if clr=39。 elsif mess=0010 then code=001。 elsif mess=1100 then code=010。 end process。 entity change is port(clk:in bit。139。 else scode=pcode(1)。139。 begin if (clk39。 use 。 end if。 elsif mess=0110 then code=010。) then if mess=0000 then code=000。 code:out bit_vector(2 downto 0))。 2. 程序功能:基帶求和。) then tempwal1=wal_clk_in。139。 use 。 walout=tempwal2。tempwal1=1111。 clr:in bit。 end cha。event and clk=39。 architecture cha of delaympn is signal tempwal1,tempwal2:bit。 library ieee。 end if。 architecture cha of delaym2 is signal tempwal:bit_vector(3 downto 0)。 library ieee。 end if。 architecture cha of delaym1 is signal tempwal:bit_vector(3 downto 0)。 library ieee。 end if。) then if clr=39。 entity decimator32 is port(clr,clk:in bit。 end if。) then if clr=39。 entity decimator8 is port(clr,clk:in bit。 end process。 elsif count = 10 then count := 00。 begin if (clk39。 library ieee。 else wal = 1111。 elsif count = 11 then wal = 1
點(diǎn)擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1