freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于dds的信號(hào)源設(shè)計(jì)論文資料-免費(fèi)閱讀

  

【正文】 我的許多同學(xué)也給我提供了很多幫助,在我確定方案的時(shí)候有幾個(gè)懂得DDS的科協(xié)成員給我提了很多不錯(cuò)的建議,對(duì)我的最終方案確定起了關(guān)鍵作用。使用說(shuō)明通過(guò)本次畢業(yè)設(shè)計(jì),我學(xué)到了許多有用的知識(shí)。總之,要設(shè)計(jì)出一個(gè)性能良好的系統(tǒng)需要注意許多問(wèn)題,在硬件設(shè)計(jì)的時(shí)候?yàn)闇p少外干擾應(yīng)加入濾波。例如引線盡量短,減少交叉,盡量減少跳線,在電源輸入端都加上去藕電容,數(shù)字地與模擬地分開(kāi),信號(hào)源與地盡量隔遠(yuǎn),實(shí)踐證明,這些措施對(duì)消除某些引腳上的毛刺及干擾噪聲起到了很好的作用。 else if(key == 0x21) g_ulFreq =10000000。 else if(key == 0x41) g_ulFreq =1000。 while(1) { key = GetKey()。 InitLcd()。 if(!keyP31) return 0x42。 if(!keyP33) return 0x24。 if(!keyP30) return 0x11。)。 WriData(39。039。)。 WriData(g_ulFreq/10000000 + 39。}/*void ClrLCD(){ WriCom(0x01)。 WriCom(0x38)。 ET=0。 D5 = wdata amp。}void WriData(unsigned char wdata) //LCD發(fā)一字節(jié)數(shù)據(jù){ RS=1。 0x20。 RW=0。 sbit RS=P1^0。}/******************************DDS****************************//**************************LCD程序**************************///define dataport P2 sbit D0=P1^3。 DDS_clk = 0。 DDS_port = freq 16。}/******************************DDS****************************/unsigned long g_ulFreq = 100000。40位數(shù)據(jù)分五次發(fā)送,系統(tǒng)以鍵盤為控制信息輸入,單片機(jī)獲取控制信號(hào)后處理,區(qū)別不同的狀態(tài),按照程序流程圖,對(duì)系統(tǒng)進(jìn)行控制,以達(dá)到題目要求。 放暗處,避強(qiáng)光。 液晶顯示器件或模塊表面結(jié)霧時(shí),不要通電工作,因?yàn)檫@將引起電極化學(xué)反應(yīng),產(chǎn)生斷線。所以應(yīng)調(diào)整Vee至最佳對(duì)比度、視角時(shí)為止。 不要隨意修改加工PCB板外形、裝配孔、線路及部件。不要隨意更換包裝或合棄原包裝。 不得使用真空吸塵器進(jìn)行清潔處理。 不要用手隨意去摸外引線、電路板上的電路及金屬框。 44開(kāi)關(guān)量鍵盤 而液晶顯示模塊是將液晶顯示器件與控制、驅(qū)動(dòng)電路和PCB線路板裝配在一起的組件。腳1和4分別接電阻和R,以抑制載波漏信號(hào)和改善溫度性能。調(diào)幅信號(hào)vo從12腳輸出。器件的總毫散功率可由下式估算: ()應(yīng)小于器件的最大允許毫散功率(33mW)。MC1496是雙平衡四象限模擬乘法器,: MC1496內(nèi)部電路圖其中,T1,T2于T3,T4組成雙差分放大器,集電極負(fù)載電阻是Rc1,Rc2。 調(diào)幅模塊設(shè)計(jì) MC1496內(nèi)部結(jié)構(gòu) 振幅調(diào)制部分主要采用模擬乘法器集成芯片來(lái)實(shí)現(xiàn)。 /PSEN:外部程序存儲(chǔ)器的選通信號(hào)。因此它可用作對(duì)外部輸出的脈沖或用于定時(shí)目的。當(dāng)P3口寫入“1”后,它們被內(nèi)部上拉為高電平,并用作輸入。在FLASH編程和校驗(yàn)時(shí),P1口作為第八位地址接收。數(shù)據(jù)保留時(shí)間:10年 由于將多功能8位CPU和閃爍存儲(chǔ)器組合在單個(gè)芯片中,ATMEL的AT89S51是一種高效微控制器,為很多嵌入式控制系統(tǒng)提供了一種靈活性高且價(jià)廉的方案。 :W0Freqb0 LSBW10Freqb10W20Freqb20W30Freqb30W1Freqb1W11Freqb11W21Freqb21W31Freqb31W2Freqb2W12Freqb12W22Freqb22W32Freqb32W3Freqb3W13Freqb13W23Freqb23W33Freqb33W4Freqb4W14Freqb14W24Freqb24W34Freqb34W5Freqb5W15Freqb15W25Freqb25W35Freqb35W6Freqb6W16Freqb16W26Freqb26W36Freqb36W7Freqb7W17Freqb17W27Freqb27W37Freqb37W8Freqb8W18Freqb18W28Freqb28W38Freqb38W9Freqb9W19Freqb19W29Freqb29W39Freqb39 串行輸入方式當(dāng)以串行異步方式輸入控制字時(shí),一般可先復(fù)位,再以并行方式輸入第一個(gè)控制字W0=XXXXX011,然后在端輸入一個(gè)上升沿信號(hào),即可將AD9851設(shè)置為串行輸入模式,這時(shí)可以以串行方式立即輸入40bits控制字。 22 RESET主復(fù)位端,高電平有效。 15 VINN負(fù)電平輸入端。系統(tǒng)時(shí)鐘的上升沿有效。 7 W CLK字輸入時(shí)鐘端。AD9851還提供5bits的可編程相位控制字。得到效果比較好的正弦波信號(hào)以后,再通過(guò)乘法器設(shè)計(jì)的一個(gè)調(diào)幅器完成對(duì)信號(hào)的調(diào)幅操作。因此考慮采用本方案。方案 二 :采用鎖相式頻率合成方案,鎖相式頻率合成是將一個(gè)高穩(wěn)定度和高精度的標(biāo)準(zhǔn)頻率經(jīng)過(guò)加減乘除的運(yùn)算產(chǎn)生同樣穩(wěn)定度和精確度的 大量離散頻率的技術(shù),它在一定程度上解決了既要頻率穩(wěn)定精確,又要頻率在較大范圍內(nèi)可變的矛盾,但頻率受VCO可變頻率范圍響,高低頻率比不可能作得很高。(4) 正弦信號(hào)發(fā)生電路。PLD是由用戶在工作現(xiàn)場(chǎng)進(jìn)行編程的邏輯器件,在產(chǎn)品研制的未定型階段,這種方式比較靈活,常規(guī)的數(shù)字邏輯電路最簡(jiǎn)單,價(jià)格最便宜,最容易上手,但不夠靈活。 目前已集成化的DDS芯片主要有CMOS型,TTL型,ECL型以及GaAs型等,其中GaAs型稀密度,甚高速,信噪比可達(dá)40–75dB,ECL型低密度集成,速度較高,而CMOS型價(jià)格便宜,速度較低。  (3) 頻率分辨率極高  若時(shí)鐘fs的頻率不變,DDS的頻率分辨率就由相位累加器的位數(shù)N決定。 DDS性能相對(duì)于傳統(tǒng)的合成技術(shù)而言,直接數(shù)字頻率(DDS)由于采用了數(shù)字處理技術(shù),因而能夠避免許多傳統(tǒng)技術(shù)的不足。如多級(jí)頻移鍵控(MFSK)調(diào)制: ()式中是載波頻率,為相鄰頻率間隔,為輸入數(shù)據(jù)[=…]。 在DDS中,輸出信號(hào)波形的三個(gè)參數(shù)(頻率,相位和振幅A)都可以用輸入數(shù)據(jù)控制字來(lái)定義,因而可以完成數(shù)字調(diào)制。其工作過(guò)程為:(1) 以輸入數(shù)字信號(hào)K確定一個(gè)頻率值;(2) 該頻率值以數(shù)字信號(hào)累加至相位累加器以生成實(shí)時(shí)數(shù)字相位信息;(3) 數(shù)字相位“字”轉(zhuǎn)換成正弦表中相應(yīng)的數(shù)字幅度值:“字”;(4) DAC將數(shù)字幅度值轉(zhuǎn)換成模擬幅度值;(5) DDS產(chǎn)生的混疊于干擾由抗混疊濾波器處理后輸出。保持的作用則是可使得所需模擬信號(hào)的分量加大,且將采樣形成的高次諧波分量受到很大的抑制。低通濾波器用于濾除不需要的取樣分量,以便輸出頻譜純凈的正弦波信號(hào)。參考頻率源是一個(gè)高穩(wěn)定的晶體振蕩器,其輸出信號(hào)作為DDS合成頻率的基準(zhǔn)頻率,同時(shí)保證DDS中各部件同步工作,來(lái)自單片機(jī)系統(tǒng)的頻率控制字K控制相位累加器的累加次數(shù),從而改變輸出頻率的高低及其相位大小。目前應(yīng)用較多的頻率合成方式主要有:直接模擬合成,鎖相環(huán)合成(PLL,phase Locked Loop)和直接數(shù)字合成(DDS,Digital Direct Synthesis)。調(diào)幅部分將DDS輸出作為載波信號(hào),RC振蕩器提供1KHz振蕩作為調(diào)幅信號(hào),它利用了乘法器MC1496完成對(duì)正弦信號(hào)調(diào)制。該系統(tǒng)輸出穩(wěn)定度、精度極高,適用于當(dāng)代的尖端的通信系統(tǒng)和精密的高精度儀器。而直接數(shù)字頻率合成(DDS)則是上個(gè)世紀(jì)70年代,A Digital Frequency Synthesizer一文中首次提出的以全數(shù)字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理。Nbits相位累加器正弦波形查 找 表NCODACLPFK 輸出 參考頻率源 DDS結(jié)構(gòu)原理圖相位累加器由N位加法器與N位累加寄存器級(jí)聯(lián)構(gòu)成。 DDS在相對(duì)帶寬、頻率轉(zhuǎn)換時(shí)間、高分辨力、相位連續(xù)性、正交輸出以及集成化等一系列性能指標(biāo)方面遠(yuǎn)遠(yuǎn)超過(guò)了傳統(tǒng)頻率合成技術(shù)所能達(dá)到的水平,為系統(tǒng)提供了優(yōu)于模擬信號(hào)源的性能。因此,為合成()的模擬信號(hào),可先生成與其相對(duì)應(yīng)的階梯信號(hào),再經(jīng)濾波而得到。 由于:,其中為一個(gè)采樣間隔之間的相位增量,采樣周期,則: ()通過(guò)改變的大小,就可以獲得不同的頻率輸出。其頻率調(diào)制可以由改變頻率控制字來(lái)實(shí)現(xiàn),相位調(diào)制可以由改變瞬時(shí)相位字來(lái)實(shí)現(xiàn),振幅調(diào)制可以用在ROM的DAC之間加數(shù)字乘法器來(lái)實(shí)現(xiàn)。顯然,只需將作為頻率值就可以實(shí)現(xiàn)MFSK調(diào)制,若進(jìn)一步隨時(shí)間跳變,則可以實(shí)現(xiàn)調(diào)頻調(diào)制。相對(duì)于直接模擬合成和鎖相環(huán)而言,直接數(shù)字頻率(DDS)主要就有以下特點(diǎn):(1) 輸出頻率相對(duì)帶寬較寬  輸出頻率帶寬為50%fs(理論值)。只要增加相位累加器的位數(shù)N即可獲得任意小的頻率分辨率。而各大芯片制造廠商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能和多功能的DDS芯片(其中應(yīng)用較為廣泛的是AD公司的AD985X系列),為電路設(shè)計(jì)者提供了多種選擇。而單片機(jī)具有體積小,可控性高,控制功能強(qiáng),使用方便,性價(jià)比較高等諸多優(yōu)點(diǎn),我準(zhǔn)備采用常用的控制電路的芯片AT8951單片機(jī)來(lái)完成控制部分的功能。本課題首先要用DDS芯片產(chǎn)生一頻率穩(wěn)定且可調(diào)的正弦信號(hào),因此正弦信號(hào)性能的好壞直接決定了該設(shè)計(jì)是否符合技術(shù)指標(biāo)要求,還有進(jìn)一步的調(diào)幅性能的好壞。方案 三:采用DDS,即直接數(shù)字頻率合成,:D/A輸出地 址產(chǎn) 生RAMD/A基準(zhǔn)輸出 它以有別于其它頻率合成方法的優(yōu)越性能和特點(diǎn)成為現(xiàn)代頻率合成技術(shù)中的佼佼者。 (3) 調(diào)幅電路方案 一 采用分立器件實(shí)現(xiàn),但其電路制作繁復(fù)且性能不甚理想。:AT89C51AD9851鍵 盤LPFLCD顯示乘法器調(diào)幅信號(hào) 系統(tǒng)整體設(shè)計(jì)框圖3 硬件電路設(shè)計(jì) 直接數(shù)字頻率合成模塊 這里我們采用的是AD公司的DDS系列芯片之一的AD9851,其優(yōu)異的功能,尤其是其先進(jìn)的CMOS工藝,使其得到廣泛的應(yīng)用??删幊虇⒂肁D9851內(nèi)部集成的6倍頻參考時(shí)鐘乘法器這樣輸入的時(shí)鐘頻率不需要很高,且該乘法器具有很小的SFDR和相位噪聲。上升沿異步裝入并行或串行的頻率/相位控制字到40位輸入寄存器。 10,19 AGND模擬地。比較器反向輸入。可使DDS累加器及相位補(bǔ)償寄存器清零。AD9851 。 主要特性5個(gè)中斷源 P2口:P2口為一個(gè)內(nèi)部上拉電阻的8位雙向I/O口,P2口緩沖器可接收,輸出4個(gè)TTL門電流,當(dāng)P2口被寫“1”時(shí),其管腳被內(nèi)部上拉電阻拉高,且作為輸入。作為輸入,由于外部下拉為低電平,P3口將輸出電流(ILL)這是由于上拉的緣故。然而要注意的是:每當(dāng)用作外部數(shù)據(jù)存儲(chǔ)器時(shí),將跳過(guò)一個(gè)ALE脈沖。在由外部程序存儲(chǔ)器取指期間,每個(gè)機(jī)器周期兩次/PSEN有效。高頻電子線路中的振幅調(diào)制,同相檢波,混頻,倍頻,鑒頻,鑒相等調(diào)制與解調(diào)的過(guò)程,都可以視為兩個(gè)信號(hào)相乘或者包含相乘的過(guò)程。T5,T6組成的單差分放大器用于激勵(lì)T1~T4。 MC1496在振幅調(diào)制中的應(yīng)用振幅調(diào)制就是使載波信號(hào)的振幅隨調(diào)制信號(hào)的變化規(guī)律而變化。采用雙電源供電方式,所以5腳的偏置電阻R5接地,由式()可計(jì)算靜態(tài)偏置電流或,即 () MC1496構(gòu)成的調(diào)幅器 腳2和3間接入負(fù)反饋電阻,以擴(kuò)展調(diào)制信號(hào)v的線形動(dòng)態(tài)范圍,增大,線形范圍增大,但乘法器的增益隨之減小。如果v的波形上,下不對(duì)稱,則可在或R或8腳的支路中串入100電位器,調(diào)節(jié)該電位器即可改善波形對(duì)稱性。它可以直接與計(jì)算機(jī)聯(lián)接。 因?yàn)樗鼤?huì)產(chǎn)生很強(qiáng)的靜電。 烙鐵頭溫度小于280oC。 重復(fù)焊接不要超過(guò)3次,且每次重復(fù)需間隔5分鐘。如果Vee調(diào)整過(guò)高,不僅會(huì)影響顯示,還會(huì)縮短液晶示器件的壽命。 修改AD9851的頻率控制字有并行和串行兩種方式,由于系統(tǒng)由軟件調(diào)頻,要求頻率變化的控制迅速,故采用并行方式控制AD9851, 提高速度,實(shí)現(xiàn)較好的調(diào)頻效果。void SetFreq(void) //DDS設(shè)置頻率{ unsigned long freq = g_ulFreq * 30。 DDS_c
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評(píng)公示相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1