freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于dds的信號(hào)源設(shè)計(jì)論文資料-文庫(kù)吧

2025-06-05 12:30 本頁(yè)面


【正文】 ()可見參考輸入時(shí)鐘頻率一定時(shí),其頻率分辨率由相位累加器的位數(shù)N決定。若取=100MHz,N=32,則=,這也是最低的合成頻率。輸出頻率精度高是DDS的一大特點(diǎn)。 DDS中輸出濾波器采用LPF,這是因?yàn)镈DS合成信號(hào)是正弦波時(shí),D/A輸出擔(dān)心好中有許多不需要的寄生譜分量,只有基波分量才是所需的,因此在D/A之后需跟一個(gè)低通濾波器。 由Nyquist準(zhǔn)則可知,允許輸出最高頻率為/2,即K,但實(shí)際應(yīng)用中受LPF的限制,小于/2,以便濾除鏡像頻率,一般: () 由此可見,DDS的工作頻帶較寬,同時(shí)它的輸出相位連續(xù),頻率穩(wěn)定度高。 在DDS中,輸出信號(hào)波形的三個(gè)參數(shù)(頻率,相位和振幅A)都可以用輸入數(shù)據(jù)控制字來定義,因而可以完成數(shù)字調(diào)制。其頻率調(diào)制可以由改變頻率控制字來實(shí)現(xiàn),相位調(diào)制可以由改變瞬時(shí)相位字來實(shí)現(xiàn),振幅調(diào)制可以用在ROM的DAC之間加數(shù)字乘法器來實(shí)現(xiàn)。因此,許多廠商在生產(chǎn)DDS ASIC芯片時(shí),就考慮了調(diào)制性能,可直接利用這些DDS ASIC芯片完成所需的調(diào)制功能,這無(wú)疑為實(shí)現(xiàn)各種調(diào)制方式增添了更多的選擇,而且用DDS完成調(diào)制所帶來的好處是以前粗多完成相同調(diào)制任務(wù)的調(diào)制方案所難以比擬的。 一般的窄帶帶通信號(hào)調(diào)制輸出可表示為: ()式中是載波頻率,u(t)是基帶信號(hào)的等效低通信號(hào)波形。 ()式中,分別為兩路正交符號(hào)序列,是相應(yīng)符號(hào)的幅度和相角,是基本脈沖波形。當(dāng)是約束在中傳輸時(shí), 當(dāng) ()調(diào)制輸出為: () 此調(diào)制波形s(t)可由基于DDS的通用數(shù)字調(diào)制系統(tǒng)產(chǎn)生。輸入數(shù)據(jù)首先轉(zhuǎn)化成極坐標(biāo)形式,其中的幅值經(jīng)過成形和內(nèi)插濾波器得到幅度調(diào)制值,相角為相位調(diào)制值,為調(diào)制中心頻率。 DDS的頻率調(diào)制高速可變性使其非常適合于進(jìn)行頻率調(diào)制。如多級(jí)頻移鍵控(MFSK)調(diào)制: ()式中是載波頻率,為相鄰頻率間隔,為輸入數(shù)據(jù)[=…]。顯然,只需將作為頻率值就可以實(shí)現(xiàn)MFSK調(diào)制,若進(jìn)一步隨時(shí)間跳變,則可以實(shí)現(xiàn)調(diào)頻調(diào)制。 ()式中T為符號(hào)時(shí)間,為輸入數(shù)據(jù),g(t)為高斯低通濾波器的矩形脈沖響應(yīng),是載波中心頻率。可以推出GMSK信號(hào)的實(shí)時(shí)頻率為: () 輸入數(shù)據(jù)經(jīng)g(t)的成形濾波再加上載波頻率就生成頻率調(diào)制值,這種方式實(shí)現(xiàn)GMSK調(diào)制,比正交調(diào)制簡(jiǎn)單而且直接準(zhǔn)確地生成波形,兼實(shí)現(xiàn)簡(jiǎn)便和精度高的特點(diǎn)。 由于DDS中NCO的相位,幅度都是數(shù)字的,所以用DDS非常易于實(shí)現(xiàn)靈活的高精度的數(shù)字調(diào)制,如FSK,MFSK,ASK,PSK,QPSK,QAM,GMSK等。其調(diào)制方式非常方便,調(diào)制質(zhì)量非常好?;贒DS的調(diào)制系統(tǒng)可將頻率合成和數(shù)字合成合二為一,系統(tǒng)大大簡(jiǎn)化,成本,復(fù)雜度也大大降低。 正因?yàn)镈DS的這些特點(diǎn),在通信系統(tǒng),跳頻和擴(kuò)頻系統(tǒng),電子戰(zhàn)和干擾系統(tǒng),多譜勒和線形調(diào)頻雷達(dá),無(wú)線電和電視廣播設(shè)備,HDTV以及測(cè)試設(shè)備等系統(tǒng)中必將會(huì)有非常廣泛的用途,尤其是,它很適宜用于數(shù)控多譜勒加到達(dá)角探測(cè)系統(tǒng)中。 DDS性能相對(duì)于傳統(tǒng)的合成技術(shù)而言,直接數(shù)字頻率(DDS)由于采用了數(shù)字處理技術(shù),因而能夠避免許多傳統(tǒng)技術(shù)的不足。相對(duì)于直接模擬合成和鎖相環(huán)而言,直接數(shù)字頻率(DDS)主要就有以下特點(diǎn):(1) 輸出頻率相對(duì)帶寬較寬  輸出頻率帶寬為50%fs(理論值)。但考慮到低通濾波器的特性和設(shè)計(jì)難度以及對(duì)輸出信號(hào)雜散的抑制,實(shí)際的輸出頻率帶寬仍能達(dá)到40%fs。 (2) 頻率轉(zhuǎn)換時(shí)間短  ?。模模邮且粋€(gè)開環(huán)系統(tǒng),無(wú)任何反饋環(huán)節(jié),這種結(jié)構(gòu)使得DDS的頻率轉(zhuǎn)換時(shí)間極短。事實(shí)上,在DDS的頻率控制字改變之后,需經(jīng)過一個(gè)時(shí)鐘周期之后按照新的相位增量累加,才能實(shí)現(xiàn)頻率的轉(zhuǎn)換。因此,頻率轉(zhuǎn)換的時(shí)間等于頻率控制字的傳輸時(shí)間,也就是一個(gè)時(shí)鐘周期的時(shí)間。時(shí)鐘頻率越高,轉(zhuǎn)換時(shí)間越短。DDS的頻率轉(zhuǎn)換時(shí)間可達(dá)納秒數(shù)量級(jí),比使用其它的頻率合成方法都要短數(shù)個(gè)數(shù)量級(jí)。  (3) 頻率分辨率極高  若時(shí)鐘fs的頻率不變,DDS的頻率分辨率就由相位累加器的位數(shù)N決定。只要增加相位累加器的位數(shù)N即可獲得任意小的頻率分辨率。目前,大多數(shù)DDS的分辨率在1Hz數(shù)量級(jí),許多小于1mHz甚至更小。 (4)相位變化連續(xù)   改變DDS輸出頻率,實(shí)際上改變的每一個(gè)時(shí)鐘周期的相位增量,相位函數(shù)的曲線是連續(xù)的,只是在改變頻率的瞬間其頻率發(fā)生了突變,因而保持了信號(hào)相位的連續(xù)性。 (5)輸出波形的靈活性  只要在DDS內(nèi)部加上相應(yīng)控制如調(diào)頻控制FM、調(diào)相控制PM和調(diào)幅控制AM,即可以方便靈活地實(shí)現(xiàn)調(diào)頻、調(diào)相和調(diào)幅功能,產(chǎn)生FSK、PSK、ASK和MSK等信號(hào)。另外,只要在DDS的波形存儲(chǔ)器存放不同波形數(shù)據(jù),就可以實(shí)現(xiàn)各種波形輸出,如三角波、鋸齒波和矩形波甚至是任意的波形。當(dāng)DDS的波形存儲(chǔ)器分別存放正弦和余弦函數(shù)表時(shí),既可得到正交的兩路輸出。 (6)其他優(yōu)點(diǎn)   由于DDS中幾乎所有部件都屬于數(shù)字電路,易于集成,功耗低、體積小、重量輕、可靠性高,且易于程控,使用相當(dāng)靈活,因此性價(jià)比極高。 目前已集成化的DDS芯片主要有CMOS型,TTL型,ECL型以及GaAs型等,其中GaAs型稀密度,甚高速,信噪比可達(dá)40–75dB,ECL型低密度集成,速度較高,而CMOS型價(jià)格便宜,速度較低。而各大芯片制造廠商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能和多功能的DDS芯片(其中應(yīng)用較為廣泛的是AD公司的AD985X系列),為電路設(shè)計(jì)者提供了多種選擇。目前國(guó)內(nèi)能買到的多為CMOS型低價(jià)的DDS芯片,它的工作頻率較低,不過隨著集成制造技術(shù)的進(jìn)步,現(xiàn)在的CMOS型DDS芯片的最高工作頻率已可達(dá)數(shù)百兆赫茲,完全可以滿足數(shù)控多譜勒加到達(dá)角探測(cè)系統(tǒng)對(duì)頻率源的要求。現(xiàn)在DDS的工作速度主要受到D/A變換器的限制。 而本文采用的是AD公司生產(chǎn)的AD9851芯片來實(shí)現(xiàn)技術(shù)指標(biāo)的。2 課題總體方案設(shè)計(jì)及論證 設(shè)計(jì)任務(wù)及初步規(guī)劃設(shè)計(jì) 本課題是利用高性能DDS芯片設(shè)計(jì)頻率范圍在0~10 MHz,并能夠?qū)崿F(xiàn)調(diào)頻、調(diào)幅的信號(hào)源。要求其頻率穩(wěn)定度小于等于106 在對(duì)本課題總體規(guī)劃設(shè)計(jì)過程中,主要可分成以下幾塊:(1) 控制電路的設(shè)計(jì),其主要功能是完成對(duì)DDS芯片的控制,包括頻率控制字,相位控制字等的數(shù)據(jù)輸入信號(hào)以及頻率更新和字輸入時(shí)鐘端等的控制信號(hào)。這些控制信號(hào)可以由PC機(jī),單片機(jī),可編程邏輯器件PLD,或者常規(guī)的數(shù)字邏輯電路來產(chǎn)生。PLD是由用戶在工作現(xiàn)場(chǎng)進(jìn)行編程的邏輯器件,在產(chǎn)品研制的未定型階段,這種方式比較靈活,常規(guī)的數(shù)字邏輯電路最簡(jiǎn)單,價(jià)格最便宜,最容易上手,但不夠靈活。而單片機(jī)具有體積小,可控性高,控制功能強(qiáng),使用方便,性價(jià)比較高等諸多優(yōu)點(diǎn),我準(zhǔn)備采用常用的控制電路的芯片AT8951單片機(jī)來完成控制部分的功能。(2) 參考時(shí)鐘電路設(shè)計(jì)。參考頻率源可選用普通晶體振蕩器,溫補(bǔ)晶體振蕩器或恒溫控制晶體震蕩器等。其中恒溫控制晶體震蕩器的性能指標(biāo)最好,但體積最大,價(jià)格也最貴,而普通晶體振蕩器雖價(jià)格便宜,但其頻率穩(wěn)定度通常較低,所以在工程實(shí)際中,一般采用溫補(bǔ)晶體振蕩器作為DDS的參考時(shí)鐘輸入比較合適。(3) 系統(tǒng)電源設(shè)計(jì)。系統(tǒng)電源可由直流穩(wěn)壓穩(wěn)流電源提供,為了安全起見,在電源的后面接上穩(wěn)壓塊,由穩(wěn)壓塊穩(wěn)壓到電路所需的電壓值。直流電源的紋波越小,對(duì)提高DDS的性能就越有好處。(4) 正弦信號(hào)發(fā)生電路。本課題首先要用DDS芯片產(chǎn)生一頻率穩(wěn)定且可調(diào)的正弦信號(hào),因此正弦信號(hào)性能的好壞直接決定了該設(shè)計(jì)是否符合技術(shù)指標(biāo)要求,還有進(jìn)一步的調(diào)幅性能的好壞。鑒于2中對(duì)DDS芯片AD9851的介紹,用該芯片便可在理論上具有可行性。(5) 波形的整定電路設(shè)計(jì)。實(shí)際設(shè)計(jì)與實(shí)現(xiàn)上,由于輸入DDS芯片的參考時(shí)鐘脈沖效果不理想,DDS相位截?cái)嗾`差,幅度量化誤差和DAC的非線形,輸出信號(hào)存在不同程度的相位噪聲和雜散信號(hào),因此在設(shè)計(jì)中,在DDS輸出的輸出信號(hào)之后加一低通濾波器,濾除不必要的噪聲干擾。(6) 調(diào)幅電路設(shè)計(jì)。調(diào)幅是本設(shè)計(jì)一個(gè)很重要的環(huán)節(jié),用前面正弦信號(hào)輸出作為調(diào)幅載波,利用RC振蕩器產(chǎn)生一定頻率的正弦信號(hào)作為調(diào)幅信號(hào),利用乘法器將調(diào)幅信號(hào)調(diào)制到載波頻率上。 方案提出及系統(tǒng)整體設(shè)計(jì)框圖 系統(tǒng)各部分設(shè)計(jì)方案 (1).常見信號(hào)源制作方法方案 一 :采用模擬分立元件或單片壓控函數(shù)發(fā)生器MAX038,可產(chǎn)生正弦波,方波,三角波,通過調(diào)整外部元件可改變輸出頻率,但采用模擬器件由于分散性太大,即使使用單片函數(shù)發(fā)生器,參數(shù)也揶揄外部元件有關(guān),因而產(chǎn)生的頻率穩(wěn)定度較差,精度不高,抗干擾能力較低成本較高。方案 二 :采用鎖相式頻率合成方案,鎖相式頻率合成是將一個(gè)高穩(wěn)定度和高精度的標(biāo)準(zhǔn)頻率經(jīng)過加減乘除的運(yùn)算產(chǎn)生同樣穩(wěn)定度和精確度的 大量離散頻率的技術(shù),它在一定程度上解決了既要頻率穩(wěn)定精確,又要頻率在較大范圍內(nèi)可變的矛盾,但頻率受VCO可變頻率范圍響,高低頻率比不可能作得很高。方案 三:采用DDS,即直接數(shù)字頻率合成,:D/A輸出地 址產(chǎn) 生RAMD/A基準(zhǔn)輸出 它以有別于其它頻率合成方法的優(yōu)越性能和特點(diǎn)成為現(xiàn)代頻率合成技術(shù)中的佼佼者。具體體現(xiàn)在相對(duì)帶寬、頻率轉(zhuǎn)換時(shí)間短、頻率分辨率高、輸出相位連續(xù)、可產(chǎn)生寬帶正交信號(hào)及其他多種調(diào)制信號(hào)、可編程和全數(shù)字化、控制靈活方便等方面,并具有極高的性價(jià)比,正因如此,我們采用方案三。(2) 調(diào)頻電路 方案 一 :D/A控制 此方案預(yù)先測(cè)試和計(jì)算好產(chǎn)生固定頻率所需的控制電壓,為方便控制將它量化存于ROM之中,在需要時(shí)利用單片機(jī)控制D/A轉(zhuǎn)換即可完成,此方案設(shè)計(jì)的是一個(gè)開環(huán)的系統(tǒng),他的穩(wěn)定性不好,且頻率步進(jìn)無(wú)法做得很小。方案 二 :壓控振蕩器壓控振蕩器的輸出頻率是隨著輸入電壓的改變而改變的,鑒于此,如果用調(diào)制信號(hào)來控制壓控振蕩器的輸入電壓,即可實(shí)現(xiàn)調(diào)頻。這樣顯然簡(jiǎn)單而容易控制,且精度較高。方案三:通過軟件實(shí)現(xiàn)還可以完全通過改變DDS的頻率控制字的方法來實(shí)現(xiàn)頻率可調(diào)。這種方法不需要硬件電路,只是通過軟件設(shè)計(jì)及鍵盤預(yù)設(shè)一定頻率,由單片機(jī)來控制改變DDS頻率控制字參數(shù),即可實(shí)現(xiàn)調(diào)頻。因此考慮采用本方案。 (3) 調(diào)幅電路方案 一 采用分立器件實(shí)現(xiàn),但其電路制作繁復(fù)且性能不甚理想。方案 二 用模擬乘法器MC1496實(shí)現(xiàn)調(diào)制信號(hào)對(duì)載波信號(hào)的幅度調(diào)制,由于輸出正弦波頻率非常高,根據(jù)以往的經(jīng)驗(yàn),從1K到1MHZ 得出的波形是很好,但從1MHZ至10MHZ時(shí)由于輸出幅度不夠,波形明顯失真。 (4) 顯示模塊方案一 采用普通LED 顯示,其優(yōu)點(diǎn)是操作方便,但顯示信息及功能少,且耗電量大。方案二 采用液晶(LCD)顯示,界面形象清晰,內(nèi)容豐富,可顯示復(fù)雜字符,易于和單片機(jī)接口,且耗電少。故選用該方案。 系統(tǒng)整體設(shè)計(jì)框圖 本系統(tǒng)通過單片機(jī)控制AD9851頻率控制字實(shí)現(xiàn)頻率合成,經(jīng)低通濾波器濾除噪聲和雜散信號(hào)就可得到比較純正的正弦信號(hào)。同時(shí),調(diào)制正弦波信號(hào)通過單片機(jī)AD采樣后,并行輸入改變DDS芯片頻率控制字就可實(shí)現(xiàn)調(diào)頻,基本不需要外圍電路,且最大頻偏可由軟件任意改變。得到效果比較好的正弦波信號(hào)以后,再通過乘法器設(shè)計(jì)的一個(gè)調(diào)幅器完成對(duì)信號(hào)的調(diào)幅操作。:AT89C51AD9851鍵 盤LPFLCD顯示乘法器調(diào)幅信號(hào) 系統(tǒng)整體設(shè)計(jì)框圖3 硬件電路設(shè)計(jì) 直接數(shù)字頻率合成模塊 這里我們采用的是AD公司的DDS系列芯片之一的AD9851,其優(yōu)異的功能,尤其是其先進(jìn)的CMOS工藝,使其得到廣泛的應(yīng)用。下面就介紹AD9851的原理及性能。 AD9851內(nèi)部結(jié)構(gòu)AD9851芯片是AD公司生產(chǎn)的最高時(shí)鐘頻率為180MHz,采用先進(jìn)的CMOS技術(shù)的高集成度直接數(shù)字式頻率合成器件。它由一個(gè)高速DDS,一個(gè)高性能DAC以及比較器等構(gòu)成一個(gè)完全數(shù)字控制可編程頻率合成器,其時(shí)鐘輸入端內(nèi)置一個(gè)6倍頻器,并且具有始終產(chǎn)生共嫩能夠。: AD9851原理框圖 AD9851芯片的主要性能特點(diǎn)有:① 語(yǔ)序最高輸入時(shí)鐘180MHz,同時(shí)可選擇是否啟用內(nèi)含的6倍頻乘法器;② 帶有高性能的十位數(shù)模轉(zhuǎn)換器;③ 內(nèi)含一個(gè)高速比較器;④ 具有簡(jiǎn)化的控制接口,允許串/并行異步輸入控制字;⑤ 采用32位頻率控制字;⑥ 內(nèi)部使用5位相位調(diào)制字;⑦ 允許工作電源范圍:++;⑧ 可以工作在掉電方式(低功耗):4mW+;⑨ 其自由寄生動(dòng)態(tài)范圍(SFDR)43dB@70MHz輸出;⑩ 采用極小的28腳貼片式封裝。 AD9851可用作一個(gè)高精度的可編程的數(shù)字頻率合成器和時(shí)鐘生成器,當(dāng)參考時(shí)鐘源的頻率精度很高時(shí),AD9851輸出的數(shù)字化的模擬正弦波的頻率和相位都很穩(wěn)定,生成的正弦波經(jīng)濾波后可直接用作頻率源,也可通過內(nèi)部的比較器轉(zhuǎn)換成方波作時(shí)鐘源。 由于AD9851的核心具有32bits的頻率控制字,當(dāng)系統(tǒng)輸入時(shí)鐘頻率為180MHz時(shí)。AD9851還提供5bits的可編程相位控制字??删幊虇⒂肁D9851內(nèi)部集成的6倍頻參考時(shí)鐘乘法器這樣輸入的時(shí)鐘頻率不需要很高,且該乘法器具有很小的SFDR和相位噪聲。 AD9851芯片引腳分布及功能介紹: AD9851引腳分布 AD9851內(nèi)含一個(gè)40bits的積存器,用于儲(chǔ)存32位控制字,5位相位調(diào)制字以及6倍頻參考時(shí)鐘乘法器使能和芯片掉電方式控制字。AD9851的控制數(shù)據(jù),頻率控制字和相位調(diào)制字可以以并行或串行異步兩種方式輸入。并行輸入時(shí)沒次輸入8bits分5
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評(píng)公示相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1