【正文】
adence Virtuoso 16 D EE141 A E 17 工程設(shè)計(jì) mm2 8M gate Count 17 D EE141 A E 18 工程設(shè)計(jì) 芯片照片 metal4 18 D EE141 A E 19 工程設(shè)計(jì) ASIC研制過程 19 D EE141 A E 20 工程設(shè)計(jì) ASIC研制過程 20 EE141 工程設(shè)計(jì) 21 D A E 二、工程題目 D EE141 A E 22 工程設(shè)計(jì) 題目 1: 基于 8位 MCU系統(tǒng)的電阻值測量電路 ? 目標(biāo):利用 8位 MCU來設(shè)計(jì)一個(gè)電阻值測量系統(tǒng),利用該系統(tǒng)可以測量一個(gè)可變電阻的阻值。監(jiān)視代碼執(zhí)行過程中的異常或一些標(biāo)注例外。EE141 工程設(shè)計(jì) 1 D A E 集成電路工程設(shè)計(jì) ?史江一 ?西安電子科技大學(xué)微電子學(xué)院 ? 2023年 12月 8日 ? Email: D EE141 A E 2 工程設(shè)計(jì) 主要內(nèi)容 ? 通過開發(fā)一款具體芯片工程的過程,掌握現(xiàn)代集成電路的設(shè)計(jì)方法。 ? 有三種計(jì)算方法, ? Statement coverage (block coverage),驗(yàn)證過程中,設(shè)計(jì)代碼被執(zhí)行的語句數(shù)量。 ? Expression Coverage,即表達(dá)式覆蓋率,指示分支控制語句的控制條件是否全部有效。 ? 設(shè)計(jì)要求: ? 1. 給出脈沖調(diào)光系統(tǒng)電路原理圖設(shè)計(jì); ? ,定時(shí)修改控制脈沖寬度的時(shí)間常數(shù)值,軟件代碼可以用匯編完成; 23 D EE141 A E 24 工程設(shè)計(jì) 題目 3:基于狀態(tài)機(jī)的一個(gè) 4位轉(zhuǎn) 8位總線橋電路設(shè)計(jì) ? 目標(biāo): 利用所學(xué)過的狀態(tài)機(jī)設(shè)計(jì)方法,設(shè)計(jì)一個(gè) RTL級(jí)電路,來完成 一個(gè) 4位總線到 8位總線的轉(zhuǎn)