【摘要】景德鎮(zhèn)陶瓷學(xué)院電子電路CAD課程設(shè)計(jì)課題名稱光敏計(jì)數(shù)器所在院系機(jī)電學(xué)院班級(jí)13自動(dòng)化2班學(xué)號(hào)201310320210姓名董儒誠(chéng)
2025-06-29 20:52
【摘要】桂林航天工業(yè)學(xué)院學(xué)生實(shí)驗(yàn)報(bào)告課程名稱EDA技術(shù)實(shí)驗(yàn)項(xiàng)目名稱0-9999計(jì)數(shù)器的設(shè)計(jì)開課院(系)及實(shí)驗(yàn)室電子信息與自動(dòng)化學(xué)院實(shí)驗(yàn)日期年月日學(xué)生姓名甘志榮學(xué)號(hào)2021090110212專業(yè)班級(jí)自動(dòng)化2班指導(dǎo)教師龐前娟實(shí)驗(yàn)成績(jī)一、實(shí)驗(yàn)?zāi)康?、掌握VHDL語言的基本結(jié)
2025-06-03 04:26
【摘要】《電子設(shè)計(jì)自動(dòng)化》課程設(shè)計(jì)題目:2位十進(jìn)制四則運(yùn)算器電路院(系)專業(yè)屆別班級(jí)學(xué)號(hào)
2025-06-03 04:43
【摘要】《電子設(shè)計(jì)自動(dòng)化》課程設(shè)計(jì)題目:2位十進(jìn)制四則運(yùn)算器電路院(系)專業(yè)屆別班級(jí)學(xué)號(hào)姓名
2025-01-13 15:22
【摘要】畢業(yè)設(shè)計(jì)報(bào)告(論文)報(bào)告(論文)題目:32位高速計(jì)數(shù)器的設(shè)計(jì)摘要論文的研究工作是以32位高速計(jì)數(shù)器程序設(shè)計(jì)為題展開的,通過熟練運(yùn)用EDA技術(shù)設(shè)計(jì)32位高速計(jì)數(shù)器程序,并通過仿真檢驗(yàn)程
2025-06-28 07:38
【摘要】通信102班,姓名青瓜基于FPGA的計(jì)數(shù)器設(shè)計(jì)EDA課程設(shè)計(jì)項(xiàng)目名稱基于FPGA的計(jì)數(shù)器的設(shè)計(jì) 專業(yè)班級(jí)通信102班學(xué)生姓名青瓜指導(dǎo)教師
2025-06-22 13:44
【摘要】多功能數(shù)字頻率計(jì)的設(shè)計(jì)摘要:隨著電子信息產(chǎn)業(yè)的不斷發(fā)展,信號(hào)頻率等的測(cè)量在科學(xué)研究和實(shí)際應(yīng)用中的作用日益重要。數(shù)字頻率計(jì)是直接用十進(jìn)制數(shù)字顯示被測(cè)信號(hào)頻率的一種測(cè)量裝置,此設(shè)計(jì)應(yīng)用單片機(jī)AT89C52的數(shù)學(xué)運(yùn)算和控制功能,首先通過整形放大模塊對(duì)待測(cè)信號(hào)進(jìn)行預(yù)處理,以滿足單片機(jī)輸入要求,然后送入單片機(jī)的定時(shí)器進(jìn)行軟件計(jì)數(shù),獲得頻率值,最終通過LCD顯示模塊顯示出頻率。同時(shí)還利
2025-06-20 12:36
【摘要】EDA課程設(shè)計(jì)項(xiàng)目名稱基于FPGA的計(jì)數(shù)器的設(shè)計(jì)專業(yè)班級(jí)通信102班學(xué)生姓名青瓜指導(dǎo)教師
2025-08-19 19:21
【摘要】鄭州科技學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計(jì)題目光控計(jì)數(shù)器的設(shè)計(jì)學(xué)生姓名專業(yè)班級(jí)學(xué)號(hào)院(系)信息工程學(xué)院指導(dǎo)教
2025-09-29 12:23
2025-08-20 13:43
【摘要】課程設(shè)計(jì)報(bào)告(2012--2013年度第1學(xué)期)名稱:微型計(jì)算機(jī)原理及應(yīng)用題目:用8255A實(shí)現(xiàn)四位十進(jìn)制數(shù)簡(jiǎn)單計(jì)算器院系:控制與計(jì)算機(jī)工程學(xué)院班級(jí):自動(dòng)化1003班學(xué)號(hào):1101190302學(xué)生姓名:范昌指導(dǎo)教師:王震宇設(shè)計(jì)周數(shù):一周成績(jī):
2025-06-29 12:27
【摘要】實(shí)驗(yàn)名稱模8計(jì)數(shù)器姓名:xxx班級(jí):xxx學(xué)號(hào):xxxxx報(bào)告日期:xxxxxx練習(xí)在modelsim下編寫verilog程序,熟悉modelsim運(yùn)行過程,并學(xué)會(huì)用verilog編寫一個(gè)模八計(jì)數(shù)器。編寫一個(gè)模值為八的計(jì)數(shù)器的功能模塊實(shí)現(xiàn)模為八帶清零端的(異步清零);并且編寫一激勵(lì)
2025-08-02 20:19
【摘要】基于FPGA和單片機(jī)的多功能等精度頻率計(jì)設(shè)計(jì)摘要基于傳統(tǒng)測(cè)頻原理的頻率計(jì)的測(cè)量精度將隨著被測(cè)信號(hào)頻率的下降而降低,在實(shí)用中有很大的局限性,而等精度頻率計(jì)不但有較高的測(cè)量精度,而且在整個(gè)測(cè)頻區(qū)域內(nèi)保持恒定的測(cè)試精度。運(yùn)用等精度測(cè)量原理,結(jié)合單片機(jī)技術(shù)設(shè)計(jì)了一種數(shù)字頻率計(jì),由于采用了屏蔽驅(qū)動(dòng)電路及數(shù)字均值濾波等技術(shù)措施,因而能在較寬定的頻率范圍和幅度范圍內(nèi)對(duì)頻率,周期,脈寬
2025-06-26 15:14
【摘要】I目錄1數(shù)字電子設(shè)計(jì)部分..........................................錯(cuò)誤!未定義書簽。六進(jìn)制同步加法計(jì)數(shù)器課程設(shè)計(jì)的目的設(shè)計(jì)的總體框圖設(shè)計(jì)過程設(shè)計(jì)的邏輯電路圖設(shè)計(jì)的電路原理圖實(shí)驗(yàn)儀器實(shí)驗(yàn)結(jié)論(分析實(shí)驗(yàn)中出現(xiàn)的故障及產(chǎn)生
2025-01-12 04:05
2025-06-06 01:59