freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

eda理論復(fù)習(xí)題資料(文件)

2025-06-25 13:33 上一頁面

下一頁面
 

【正文】 = LED7S = 1100110。 27 WHEN 1000 = LED7S = 1111111。 31END one。1 LIBRARY IEEE。 7 END CNT4。039。 19 END PROCESS 。 entity test is port(clk : in std_logic。 end if。 USE 。 END ENTITY mux4。 when 10= muxout=c。 VHDL程序填空:(一) 8位分頻器程序設(shè)計(jì) LIBRARY IEEE。 D : IN _________________ (7 DOWNTO 0)。 BEGIN P_REG: PROCESS(CLK) ________________ CNT8 : STD_LOGIC_VECTOR(________ DOWNTO 0)。 同時(shí)使溢出標(biāo)志信號FULL輸出為高電平 ELSE CNT8 ___________________。 END IF。EVENT AND FULL = 39。139。039。 END。ENTITY coder IS PORT ( din : IN STD_LOGIC_VECTOR(____9 DOWNTO 0________________)。 BEGIN PROCESS (_____DIN ______) BEGIN IF (din(9)=39。 ELSIF (din(7)=39。039。) THEN SIN = 0101 。 ELSIF (din(3)=39。039。) THEN SIN = 0001 。試采用下面四種方式中的兩種來描述該數(shù)據(jù)選擇器MUX的結(jié)構(gòu)體。 (d) 用with select 語句。 選擇信號輸入 Ain, Bin : in std_logic_vector(1 downto 0)。 Elsif sel = “01” then cout = ain xor bin。 End process。 when “10” = cout = ain and bin。End two。 YOUT : OUT STD_LOGIC)。 PROCESS (CLK) BEGIN IF CLK’EVENT AND CLK = ‘1’ THEN A = C。 YOUT = C。Entity mycir is Port (ain , bin , clk : in std_logic。begin Process (clk) begin If clk’event and clk = ‘1’ then tb = bin。end if。4. 若狀態(tài)機(jī)仿真過程中出現(xiàn)毛刺現(xiàn)象,應(yīng)如何消除;試指出兩種方法,并簡單說明其原理。 Tc = ain xor tb。 End process。End mycir。3. 看下面原理圖,寫出相應(yīng)VHDL描述Library ieee。 END IF。ARCHITECTURE ONE OF MYCIR IS SIGNAL A, B, C。USE 。 End case。Architecture two of mymux isBegin Process (sel, ain, bin) Begin Case sel is when “00” = cout = ain or bin。 Else cout = ain nor bin。End mymux。Use 。  (b) 用case 語句。 _____ END IF ___________ END PROCESS ; __ Output = sin _____________;END behav。 ELSIF (din(1)=39。) THEN SIN = 0011 。039。 ELSIF (din(5)=39。) THEN SIN = 0111 。) THEN SIN = 1001 。END coder。LIBRARY __IEEE________ 。 END IF。139。 THEN CNT2 ________________。 P_DIV: PROCESS(____________) VARIABLE CNT2 : STD_LOGIC。039。 當(dāng)CNT8計(jì)數(shù)計(jì)滿時(shí),輸入數(shù)據(jù)D被同步預(yù)置給計(jì)數(shù)器CNT8 FULL = 39。 END。 USE 。 end case。s2 is when 00= muxout=a。 a,b,c,d:in std_logic。 (四) LIBRARY ieee。 end test。21 END bhv。 17 END IF。 10 BEGIN 11 PROCESS (CLK) BEGIN12 IF RISING_EDGE(CLK) begin 13 IF Q1 15 THEN14 Q1 = Q1 + 1 。3 4 ENTITY CNT4 IS 5 PORT ( CLK : IN STD_LOGIC 。錯(cuò)誤2 行號:
點(diǎn)擊復(fù)制文檔內(nèi)容
教學(xué)教案相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1