【正文】
0。 then if en=39。 1 end if。 process(q) begin if q=1001 then c10=39。 end if。 use 。 clr_t:out std_logic。 begin process(clk) begin if clk39。 end if 。and div2clk=39。 else clr_t=39。 load=not div2clk。 use 。 dout:out std_logic_vector(3 downto 0))。139。 end。 end if。 architecture one of reg4b is begin process(load,din) begin if load39。 entity reg4b is port (load:in std_logic。 end 。 end if。)then clr_t=39。 process (clk ,div2clk) begin if( clk=39。139。 end。 entity testpl is port(clk:in std_logic。 end。 else c10=39。 end if。 then if (q9) then q=q+1。event and clk=39。 architecture one of count10 is begin process (clk,clr) begin if clr=39。 entity count10 is port(clr,clk,en:in std_logic。當(dāng)然 ,在這個(gè)設(shè)計(jì)的過程中也出現(xiàn)了一些問題,比如說測頻控制信號(hào)發(fā)生器的原理,開始看一直看不懂,后來向高老師詢問才最終得以解決,在這個(gè)模塊上我個(gè)人覺得這個(gè)二分頻做的一絕,所以在 EDA 這方面以后還得向老師和同學(xué)們多多