【正文】
CAS接口復(fù)位電路 圖21 系統(tǒng)框圖 3電子科技大學(xué)成都學(xué)院課程設(shè)計 FPGA電路Cyclone系列FPGA是基于成本優(yōu)化的, SRAM工藝,成本低且功能強大,最高達20060個邏輯單元和288K位的RAM。數(shù)據(jù)通過配置電路下載到FPGA進行存儲,由FPGA對數(shù)據(jù)進行處理。其中的電路包括Cyclone系列FPGA的EP1C6Q240為核心的運算控制芯片、存儲器、數(shù)據(jù)配置、復(fù)位、實時時鐘、I/O口分配、擴展接口、獨立按鍵及LED、液晶顯示、數(shù)碼管顯示、蜂鳴器和電源電路等??s小體積、減輕重量、降低功耗,具有高集成度和高可靠性;易于獲得高性能,系統(tǒng)設(shè)計、電路設(shè)計、工藝設(shè)計之間緊密結(jié)合,這種一體化的設(shè)計有利于獲得前所未有的高性能系統(tǒng);軟件模擬仿真后下載到FPGA制成了專用IC,設(shè)計者可以很直觀地測試其邏輯功能及性能指標。 1電子科技大學(xué)成都學(xué)院課程設(shè)計 設(shè)計目的和意義FPGA是在PAL、GAL等邏輯器件的基礎(chǔ)之上發(fā)展起來的。由于其現(xiàn)場邏輯功能可重構(gòu)且具有高集成度、高密度和高性能等特點,因而得到了迅猛發(fā)展。與傳統(tǒng)電路設(shè)計方法相比,F(xiàn)PGA具有功能強大,開發(fā)過程投資小、周期短,可反復(fù)編程修改,保密性能好。關(guān)鍵字:FPGA,硬件原理圖,測驗 IABSTRACTABSTRACTFPGA(Field-Programmable Gate Array),It is based on the further development of the product of PAL、GAL、CPLD etc.. It is in the field of applicationspecific integrated circuit (ASIC) for a half customize the circuit, it solves the shortage, and custom circuit overes original programmable gate device limited number of faults. Now pleted the above circuit design by the Hardware description language, can pass by the simple integrated and layout, rapid replication to test on FPGA, it is the mainstream of modern IC design verification. These can edit ponent can be used to achieve some basic logic gate(such as AND、OR、XOR、NOT ) or, more plex bination of some functions such as decoder or mathematical equations. In most of the FPGA, these can edit ponent also includes memory devices such as flipflop or other more plete memory block. According to the system designer, through the FPGA links can edit the internal logic pieces together. One of the products of the factory, logical block of FPGA can be changed according to the designer, so the FPGA can plete the required logic functions. The purpose of this experimental plate is to verify that the logic function of circuit. The primary device is EP1C6Q240C8 on this experimental plate, use with the circuit of memory, Data configuration, reset, realtime clock, I/O port, expand interface, independent buttons and LED, LCD display, digital display, buzzers and power etc.. And that the independent buttons and LED, LCD display, digital display show directly of the checkoutKey Words: FPGA, Hardware diagram, quiz II目錄目 錄第1章 緒論…………………………………………………………………………1 設(shè)計背景 1 設(shè)計目的和意義 2 論文的結(jié)構(gòu)安排 2第2章 FPGA開發(fā)板原理圖分析 3 FPGA電路 4 存儲電路 6 Flash存儲器 6 SRSM存儲器 7 SDRAM存儲器 8 配置電路 9 復(fù)位電路 11 時鐘電路 12 FPGA I/O口分配電路 13 擴展接口電路 13 外擴I/O口PACK2 14 外設(shè)PACK接口電路 14 FPGA擴展接口電路 15 驗證功能電路 17 按鍵及LED電路 17 蜂鳴器電路 18 七段數(shù)碼管顯示電路 18 液晶顯示電路 19 實時時鐘電路 19 電源電路 20 系統(tǒng)電源電路 20 FPGA電源電路 21III目錄第3章 實驗板的測驗 24 讀取按鍵信號 24第4章 結(jié)論 27參考文獻 28致謝 29IV第1章 緒論第1章 緒論 設(shè)計背景半導(dǎo)體技術(shù)一直遵循著名的摩爾定律持續(xù)地發(fā)展,回顧半導(dǎo)體的發(fā)展歷史,當一種技術(shù)具有可編程特性時,它就會處于支配的地位。系統(tǒng)設(shè)計師可以根據(jù)需要通過可編輯的連接把FPGA內(nèi)部的邏輯塊連接起來,一個出廠后的成品FPGA的邏輯塊的連接可以按照設(shè)計者而改變,所以FPGA可以完成所需要的邏輯功能。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。目前以硬件描述語言(Verilog 或 VHDL)所完成的電路設(shè)計,可以經(jīng)過簡單的綜合與布局,快速的燒錄至 FPGA 上進行測試,是現(xiàn)代 IC 設(shè)計驗證的技術(shù)主流。本文設(shè)計的實驗板目的就是驗證所設(shè)計的電路的邏輯功能。目前,F(xiàn)PGA器件不僅是邏輯門、布線資源和I/O可編程,隨著半導(dǎo)體工藝采用90nm和65nm,乃至45nm工藝,在FPGA中增加了許多硬件核,如存儲器、時鐘管理和算法功能,直到增加嵌入式處理器硬核和軟核等,也就是在DSP和嵌入式處理器等關(guān)鍵領(lǐng)域發(fā)展可編程技術(shù),F(xiàn)PGA已經(jīng)成為在單片器件上同時提供可編程邏輯、高性能DSP和嵌入式處理器的系統(tǒng)級(SOC)芯片。開發(fā)工具智能化等特點,特別是隨著電子工藝的不斷改進,低成本FPGA器件推陳出新,這一切促使FPGA成為當今硬件設(shè)計