freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

數(shù)字電子技術(shù)之可編程邏輯器件培訓(xùn)課件-wenkub

2023-01-20 15:59:35 本頁面
 

【正文】 存放固定的數(shù)據(jù)或程序,如計(jì)算機(jī)系統(tǒng)的引導(dǎo)程序、監(jiān)控程序、函數(shù)表、字符表等。1.存貯容量 定義: 存貯二值信息的多少,用 Bit或 Byte為單位。216。252。 PLD的發(fā)展歷程及分類252。是一種可由用戶編程來實(shí)現(xiàn)各種邏輯功能的器件??删幊踢壿嬈骷删幊踢壿嬈骷诘?5章章主要內(nèi)容 概述 簡單可編程邏輯器件 高密度可編程邏輯器件 可編程邏輯器件的編程與測(cè)試uPLD器件的結(jié)構(gòu)、特點(diǎn)和工作原理;u用 PLD器件實(shí)現(xiàn)函數(shù)。它作為 通用型 的邏輯器件出現(xiàn),但它的邏輯功能卻是由用戶通過編程來設(shè)定,因此,它同時(shí)具有 專用型 器件的特點(diǎn)。低密度 PLD: ROM、可編程邏輯陣列 PLA、可編程陣列邏輯 PAL、通用陣列邏輯 GAL。在系統(tǒng)可編程邏輯器件 : ISPPLD 概述 可編程邏輯器件的發(fā)展可編程邏輯器件電路的表示(a) 與門 (b) 輸出恒等于 0的與門 (c) 或門 (d) 互補(bǔ)輸出的緩沖器(b) (e) 三態(tài)輸出的緩沖器 簡單可編程邏輯器件 根據(jù)與門陣列、或門陣列和輸出結(jié)構(gòu)的不同,簡單可編程邏輯器件(簡稱簡單 PLD)可分為 4 種基本類型: PROM、PLA、 PAL 和 GAL。常見的半導(dǎo)體存儲(chǔ)器件舉例:軟盤、光盤、 U盤、內(nèi)存、閃存等。 1K=1024=2102.存取時(shí)間定義: 連續(xù)兩次讀取(或?qū)懭耄┎僮魉g隔的最短時(shí)間。掩膜 ROM216。216。( 2) PROM舉例168 位 PROM 的結(jié)構(gòu)原理圖熔絲 PROM 中的內(nèi)容一經(jīng)寫入,就不可能再修改,即只能寫入一次。 存儲(chǔ)單元是一個(gè) 或門陣列 ,每一個(gè)位線是將所對(duì)應(yīng)的與項(xiàng)相加,是最小項(xiàng)之和。交叉點(diǎn)的數(shù)目就是存儲(chǔ)單元數(shù)?!? PROM通用陣列圖表示法:將字線和位線畫成相互垂直的一個(gè)陣列,字線和位線的每一個(gè)交叉點(diǎn)對(duì)應(yīng)一個(gè)存儲(chǔ)單元,在交叉點(diǎn)上畫一個(gè) “點(diǎn) ” ,表示該單元存 “ 1” ,否則表示該單元存 “ 0” 。u最早研究成功并投入使用的 EPROM 是利用紫外線照射芯片上的石英窗口,從而抹去存儲(chǔ)器中的信息,再用電的方式寫入新的信息。電 可擦除可編程只讀存儲(chǔ)器 E2PROM( 1)特點(diǎn)u可用電信號(hào)進(jìn)行在線擦除與重寫,需要時(shí)間很短。u由于結(jié)構(gòu)的限制,其擦除次數(shù)有限,通常在 1萬至 100萬次 之間。清華大學(xué)電機(jī)系唐慶玉2023年 11月 15日編AND陣列可編程 OR陣列可編程O2 O1 O0I2 I1 I0輸出輸入問題:① 圖中的四個(gè)輸出的邏輯式分別是什么?② 該電路能否用來設(shè)計(jì)時(shí)序邏輯電路? 可編程陣列邏輯 PALu可編程陣列邏輯( Programmabee Array Logic)u70年代末由 MMI公司推出u雙極性工藝、熔絲編程方式(一次性編程)u是在 FPLA(現(xiàn)場可編程邏輯陣列)基礎(chǔ)上發(fā)展而來的。PAL的輸出結(jié)構(gòu)( 3)--寄存器輸出結(jié)構(gòu) 利用寄存器輸出結(jié)構(gòu)不僅可以存儲(chǔ) 與-或 邏輯陣列輸出的狀態(tài),而且能很方便地組成各種時(shí)序邏輯電路。uGAL器件的輸出端設(shè)置了可編程的輸出邏輯宏單元 OLMC( Output Logic Macro Cell)。一個(gè)或門有 8 個(gè)輸入端,和來自與陣列的 8 個(gè)乘積項(xiàng) (PT)相對(duì)應(yīng)。 XOR(n)是控制字中的一位, n為引腳號(hào)。AC0控制下選擇第一乘積項(xiàng)或地 (0)送至或門輸入端。在 AC1(n)、 AC0控制下選擇 D觸發(fā)器的 Q、本級(jí) OLMC輸出、鄰級(jí) OLMC的輸出或地電平作為反饋源送回與陣列作為輸入信號(hào)。在OLMC(12)和 OLMC(19)中, SYN還替代 AC1(n), SYN替代AC0作為 FMUX的選擇輸入,以維護(hù)與 PAL器件的兼容性。 AC0, AC1(n)兩者配合控制各 MUX的工作。 ? 在SYN、 AC0、 AC1(n)組合控制下, OLMC(n)可組態(tài)配置成 5 種工作模式,表 94 列出了各種模式下對(duì)控制位的配置和選擇
點(diǎn)擊復(fù)制文檔內(nèi)容
教學(xué)課件相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號(hào)-1