freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

集成電路版圖設(shè)計教程-wenkub

2023-01-22 01:53:58 本頁面
 

【正文】 第 3行構(gòu)成與或非門 .整個版圖較高。第九章 版圖設(shè)計實例 主要內(nèi)容 1. CMOS門電路 2. CMOS RAM單元及陣列 3. CMOS D觸發(fā)器 4. CMOS放大器 5. 雙極集成電路 1. CMOS門電路 (1) 反相器 電路圖 版圖 1 版圖 2 版圖 1特點 :多晶柵豎直排列 ,MOS管源區(qū)面積小 ,因而反相器面積也小。 版圖 2特點 :或非門和與或非門分開布局 ,P管和 N管各占一行。 (6) 全加器 門級電路圖 晶體管級電路圖 版圖 特點: ① 和異或門相似,幾個輸入信號被幾乎所有的器件公用,設(shè)計版圖時要充分注意這一特點。 ④ 進位與求和的輸出反相器采用較大的寬長比。 Vdd、 Vss和 W用金屬 2作為導(dǎo)線。 3. CMOS D觸發(fā)器 (1) 無置位和復(fù)位端的 D觸發(fā)器 電路圖 電路圖中 ,用鐘控反相器代替反相器和傳輸門( TG2)串聯(lián)。 4)主觸發(fā)器采用鐘控反相器,節(jié)省一根金屬連線。 4. CMOS放大器 電路圖
點擊復(fù)制文檔內(nèi)容
教學(xué)教案相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1