freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內容

晶體管陣列及其邏輯設計應用(已修改)

2025-02-14 11:27 本頁面
 

【正文】 晶體管規(guī)則陣列設計技術 VLSIC是高度復雜的集成系統,為保證設計的正確性并且降低設計難度,提高設計效率,避免由于在版圖設計過程中采用復雜結構而引入不可靠因素,因此,在 VLSI的設計技術中大量地采用規(guī)則結構,晶體管規(guī)則陣列設計技術就是其中之一。 在這個結構中的基本單元就是 MOS晶體管或CMOS晶體管對。 晶體管陣列及其邏輯設計應用 ROM是最常用的晶體管規(guī)則陣列,它以晶體管的有無來確定存儲的信號是 “0”或 “1”。 全 NMOS結構 ROM 動態(tài) NMOS或非結構 ROM ROM版圖1. NMOS或非結構 ROM版圖 2. NMOS與非結構 ROM版圖 1. 對于并聯形式的器件采用不制作或開路的方法去除;2. 對于串聯形式的器件采用不制作或短路的方法去除;3. 對于 NMOS管,可以不做柵或漏;4. 對于 NMOS管,采用離子注入的方法可去除:5. 1)并聯結構,采用提高開啟電壓實現開路,注入與襯底相同的雜質;6. 2)串聯結構,采用降低開啟電壓到負向(耗盡)實現短路,注入與襯底相反的雜質。對器件編程的技術小結:例題: 按照真值表,用 NMOS或非 ROM結構電路實現邏輯。 地址譯碼器(輸入變量組合的枚舉): MOS晶體管開關邏輯 MOS開關晶體管邏輯是建立在 “ 傳輸晶體管 ”或 “ 傳輸門 ” 基礎上的邏輯結構,所以又稱為傳輸晶體管邏輯。信號的傳輸是通過導通的 MOS器件,從源傳到漏或從漏傳到源。這時的信號接受端的邏輯值將同時取決于信號的發(fā)送端和 MOS器件柵極的邏輯值。 開關邏輯1. 多路轉換開關 MUX CMOS結構的 MUX帶有提升電路的 MUX2. MUX邏輯應用 在 MUX作為選擇開關的應用時,將 B和 A當作控制信號,而將 C0~C3當作數據信號,如果反過來,仍是這個電路結構,將 C0~C3當作邏輯功能控制信號, B和 A作為邏輯數據信號,我們可以得到一個非常有趣地邏輯結構。 例 2:設計一個實現四種邏輯操作的電路,其中控制信號為 K1K0,邏輯輸入為 A、 B,當 K1K0=00時,實現 A、 B的與非操作;當 K1K0=01時,實現 A、 B的或非操作;當 K1K0=10時,實現 A、 B的異或操作;當K1K0=11時,實現 A信號的倒相操作; 分析:首先,我們可以確定采用四到一 MUX能夠實現所需的四種邏輯操作,接下來的任務是產生所需的
點擊復制文檔內容
教學課件相關推薦
文庫吧 www.dybbs8.com
公安備案圖鄂ICP備17016276號-1