freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

課程設(shè)計-基于vhdl語言的出租車計費器設(shè)計(已修改)

2024-11-22 10:42 本頁面
 

【正文】 1 1 引 言 最近幾年出租車行業(yè)發(fā)展迅速,在全國有幾千家出租車公司,因此出租車計費器的市場是龐大的。隨著電子科學(xué)技術(shù)的不斷發(fā)展,特別是集成電路的迅猛發(fā)展,電子設(shè)計自動化已經(jīng)成為主要的設(shè)計手段。隨著 EDA 技術(shù)的大力發(fā)展, FPGA 等數(shù)字可編程器件的出現(xiàn),數(shù)字出租車計費器的設(shè)計也就變得更加簡單,而且性能更穩(wěn)定、能實現(xiàn)較復(fù)雜的功能,且運用 EDA 軟件可方便的在計算機上實現(xiàn)設(shè)計與仿真。本設(shè)計基于 VHDL( FPGA)語言是電子設(shè)計領(lǐng)域中最具活力和發(fā)展前途的一項技術(shù),未來必定會取代部分落伍的數(shù)字元元件。 課程設(shè)計 目的 隨著電子技術(shù)的不斷發(fā)展與進步,集成電路的設(shè)計方法也在不斷地更新。時至今日,傳統(tǒng)的手工設(shè)計過程已經(jīng)被先進的電子設(shè)計自動化( EDA)工具所代替。只有以硬件描述語言和邏輯綜合為基礎(chǔ)的子項項下的電路設(shè)計方法才能滿足日趨復(fù)雜的集成電路 系統(tǒng)設(shè)計需求,才能縮短設(shè)計周期以滿足設(shè)計對集成電路系統(tǒng)日益急迫的需求。在這種情形下,傳統(tǒng)的出租車計費器設(shè)計方法已不能跟上現(xiàn)在的節(jié)奏,以往的出租車計費器在功能上也遠不能滿足現(xiàn)實的需求。以往的出租車計費器的不穩(wěn)定性,功能稍等缺點是的大家開始尋求更新的,功能更強大,性能更穩(wěn)定,價錢更低廉 的新型出租車計費器。 而大規(guī)模可編程邏輯器件的出現(xiàn), VHDL 硬件描述語言的出現(xiàn),使得這一切成為可能。 本設(shè)計的研究目標和意義也就是要使用價錢低廉、性能穩(wěn)定 、價錢低廉、可擴性強、適應(yīng)目前出租車市場需求的出租車計費器, 以解決目前出租車計費器存在的一系列問題。 課程設(shè)計要求 1. 能實現(xiàn)計費功能,計費標準為:按行駛里程收費,起步費為 元,并在車行 3 公里后再按 2元 /公里,當(dāng)計費器計費達到或超過一定收費 (如 20 元 )時,每公里加收 50%的車費,車停止不計費。 2. 實現(xiàn)預(yù)置功能:能預(yù)置起步費、每公里收費、 車行加費里程。 3. 實現(xiàn)模擬功能:能模擬汽車啟動、停止、暫停、車速等狀態(tài)。 4. 設(shè)計動態(tài)掃描電路:將車費顯示出來,有兩位小數(shù)。 2 5. 用 VHDL 語言設(shè)計符合上述功能要求的出租車計費器,并用層次化設(shè)計方法設(shè)計該電路。 6. 各計數(shù)器的計數(shù)狀態(tài)用功能仿真的方法驗證,并通過有關(guān)波形確認電路設(shè)計是否正確。 7. 完成電路全部設(shè)計后,通過系統(tǒng)實驗箱下載驗證設(shè)計的正確性。 設(shè)計平臺 MAX + plusⅡ 是美國 Altera 公司的一種 EDA 軟件 ,用于開發(fā) CPLD 和 FPGA 進行數(shù)字系統(tǒng)的設(shè)計。 2 應(yīng)用工具介紹 作為當(dāng)今最流行的計算機軟件系統(tǒng), EDA 技術(shù)是以計算機為工作平臺,融合了應(yīng)用電子技術(shù)、計算機技術(shù)、信息處理及智能化技術(shù)的最新成果,進行電子產(chǎn)品的自動設(shè)計。EDA 可提供文本輸入以及圖形編輯的方法將設(shè)計者的意圖用程序或者圖形方式表達出來,而我們經(jīng)常用到的 VHDL 語言便是用于編寫源程序所需的最常見的硬件描述語言( HDL)之一。 EDA 技術(shù)介紹 EDA 是電子設(shè)計自動化 (Electronic Design Automation)的縮寫 ,在 20 世紀 90年代初從計算機輔助設(shè)計 (CAD)、計算機輔助 制造 (CAM)、計算機輔助測試 (CAT)和計算機輔助工程 (CAE)的概念發(fā)展而來 。 EDA 技術(shù)是在電子 CAD 技術(shù)基礎(chǔ)上發(fā)展起來的計算機軟件系統(tǒng),是指以計算機為工作平臺,融合了應(yīng)用電子技術(shù)、計算機技術(shù)、信息處理及智能化技術(shù)的最新成果,進行電子產(chǎn)品的自動設(shè)計 [1]。 EDA 技術(shù)就是以計算機為工具,設(shè)計者在 EDA軟件平臺上,用硬件描述語言 HDL 完成設(shè)計文件,然后由計算機自動地完成邏輯編譯、化簡、分割、綜合、優(yōu)化、布局、布線和仿真,直至對于特定目標芯片的適配編譯、邏輯映射和編程下載等工作。典型的 EDA工具中必須包含兩 個特殊的軟件包,即綜合器和適配器。綜合器的功能就是將設(shè)計者在EDA 平臺上完成的針對某個系統(tǒng)項目的 HDL、原理圖或狀態(tài)圖形描述,針對給定的硬件 3 系統(tǒng)組件,進行編譯、優(yōu)化、轉(zhuǎn)換和綜合,最終獲得我們欲實現(xiàn)功能的描述文件。綜合器在工作前,必須給定所要實現(xiàn)的硬件結(jié)構(gòu)參數(shù),它的功能就是將軟件描述與給定的硬件結(jié)構(gòu)用一定的方式聯(lián)系起來。也就是說,綜合器是軟件描述與硬件實現(xiàn)的一座橋梁。綜合過程就是將電路的高級語言描述轉(zhuǎn)換低級的、可與目標器件 FPGA/CPLD 相映射的網(wǎng)表文件。 在今天, EDA 技術(shù)已經(jīng)成為電子設(shè)計的普遍工 具,無論設(shè)計芯片還是設(shè)計系統(tǒng),沒有 EDA 工具的支持,都是難以完成的。 EDA 工具已經(jīng)成為設(shè)計師必不可少的武器,起著越來越重要的作用。 從目前的 EDA 技術(shù)來看,其發(fā)展趨勢是政府重視、使用普及、應(yīng)用廣泛、工具多樣、軟件功能強大。 EDA 技術(shù)發(fā)展迅猛,完全可以用日新月異來描述。 EDA技術(shù)的應(yīng)用廣泛,現(xiàn)在已涉及到各行各業(yè)。 EDA 水平不斷提高,設(shè)計工具趨于完美的地步。 語言介紹 電子設(shè)計自動化 ( EDA) 的關(guān)鍵技術(shù)之一是要求用形式化方法來描述數(shù)字系統(tǒng)的硬件電路。 VHDL 硬件描述語言在電子設(shè)計自動化中扮演著重 要的角色 , 他是 EDA 技術(shù)研究的重點之一。 硬件描述語言是 EDA 技術(shù)的重要組成部分 , VHDL 是作為電子設(shè)計主流硬件描述語言, VHDL( Very High Speed Integrated Circuit Hardware Description Language) 于 1983 年由美國國防部發(fā)起創(chuàng)建 , 由 IEEE 進一步發(fā)展并在 1987 年作為 IEEE 標準 10760 發(fā)布。因此 , VHDL 成為硬件描述語言的業(yè)界標準之一。 VHDL 作為 IEEE 的工業(yè)標準硬件描述語言 , 得到眾多 EDA 公司的支持 , 在電子工程領(lǐng)域 , 已成為事實 上的通用硬件描述語言。 VHDL 語言具有很強的電路描述和建模能力 , 能從多個層次對數(shù)字系統(tǒng)進行建模和描述 , 從而大大簡化了硬件設(shè)計任務(wù) , 提高了設(shè)計效率和可靠性,使用 VHDL 語言 ,可以就系統(tǒng)的總體要求出發(fā) , 自上而下地將設(shè)計內(nèi)容細化 , 最后完成系統(tǒng)硬件的整體設(shè)計。一個完整的 VHDL 程序包括以下幾個基本組成部分:實體 ( Entity) ,結(jié)構(gòu)體( Architecture) ,程序包 ( Package) ,庫 ( Library) 。其中 , 實體是一個 VHDL 程序的基本單元 , 由實體說明和結(jié)構(gòu)體兩部分組成,實體說明用于描述設(shè)計系統(tǒng)的外部接口信 號 ;結(jié)構(gòu)體用于描述系統(tǒng)的行為,系統(tǒng)數(shù)據(jù)的流程或系統(tǒng)組織結(jié)構(gòu)形式。程序包存放各設(shè)計模塊能共享的數(shù)據(jù)類型,常數(shù),子程序等。庫用于存放已編譯的實體,機構(gòu)體,程序包 4 及配置。 VHDL 語言的編譯環(huán)境有不同的版本,我們應(yīng)用的是 Altera 公司的 Maxplus 軟件 ,它的操作順序如下:使用 TEXTEDITOR 編寫 VHDL 程序使用 COMPILER 編譯 VHDL 程序 ; 使用 WAVE2FORMEDITOR, SIMULAROT 仿真實驗 ; 使用 TIMINGANALTZER 進 行 芯 片 的 時序 分 析 ; 用 FLOORPLANEDITOR 鎖定芯片管腳位置 ; 使用PROGRAMMER 將編譯好的 VHDL 程序下載到芯片中。 VHDL 進行工程設(shè)計的優(yōu)點是顯而易見的。 1.
點擊復(fù)制文檔內(nèi)容
醫(yī)療健康相關(guān)推薦
文庫吧 www.dybbs8.com
公安備案圖鄂ICP備17016276號-1