【正文】
1 存儲(chǔ)單元 2 什么是 SoC 邏輯單元 Analog 靜態(tài) RAM CPU 內(nèi)核 PAD 3 Memory wall 4 ? 核心是解決容量、速度、價(jià)格間的矛盾,建立起多層存儲(chǔ)結(jié)構(gòu)。 ? 一個(gè)金字塔結(jié)構(gòu)的多層存儲(chǔ)體系 充分體現(xiàn)出容量和速度關(guān)系 ? Cache—主存層次 : 解決 CPU與主存的速度上的差距 ; ? 主存 —輔存層次 : 解決存儲(chǔ)的大容量要求和低成本之間的矛盾 。 多層存儲(chǔ)結(jié)構(gòu)概念 5 SoC中存儲(chǔ)系統(tǒng)層次性結(jié)構(gòu) 芯片級(jí) 板級(jí) 嵌入式處理器核 ( 寄存器 ) 緊密耦合存儲(chǔ)器 TCM 片上 SRAM 片外 SDRAM、 SRAM FLASH及其他非易失存儲(chǔ)器 Cache 緩沖器 每 bit價(jià)格降低 容量增大 存取時(shí)間增大 訪問(wèn)頻度降低 存取能耗增大 6 主存儲(chǔ)器的主要技術(shù)指標(biāo) ? 存儲(chǔ)容量 存儲(chǔ)器可以容納的二進(jìn)制信息量稱(chēng)為存儲(chǔ)容量(尋址空間,由 CPU的地址線決定) 實(shí)際存儲(chǔ)容量 :在計(jì)算機(jī)系統(tǒng)中具體配置了多少內(nèi)存。 ? 存取速度: 存取時(shí)間是指從啟動(dòng)一次存儲(chǔ)器操作到完成該操作所經(jīng)歷的時(shí)間,又稱(chēng)為讀寫(xiě)周期。 ? 可靠性: 可靠性是用平均故障間隔時(shí)間來(lái)衡量 ( MTBF, Mean Time Between Failures) ? 功耗 :通常是指每個(gè)存儲(chǔ)元消耗功率的大小 7 存儲(chǔ)結(jié)構(gòu) 8 存儲(chǔ)器基本結(jié)構(gòu) :譯碼器 Word 0 Word 1 Word 2 Word N2 Word N1 Storage cell M bits M bits N words S 0 S 1 S 2 S N 2 A 0 A 1 A K 1 K = log 2 N S N 1 Word 0 Word 1 Word 2 Word N2 Word N1 Storage cell S 0 InputOutput ( M bits) 直接實(shí)現(xiàn)的 N x M存儲(chǔ)器結(jié)構(gòu) Too many select signals: N words = N select signals K = log 2 N 譯碼器減少了地址位的數(shù)目