【正文】
:integer range 0 to 14。 分頻器signal q_1:integer range 0 to 239。 分頻器signal w:integer range 0 to 59。 秒計數(shù)器 signal c3,c2,c1,c0:std_logic_vector(3 downto 0)。 制費用計數(shù)器signal k1,k0:std_logic_vector(3 downto 0)。 公里計數(shù)器signal m1:std_logic_vector(2 downto 0)。 分的十位計數(shù)器 signal m0:std_logic_vector(3 downto 0)。 分的個位計數(shù)器signal en1,en0,f:std_logic。 使能信號 beginfeipin:process(clk_240,start)begin if clk_24039。event and clk_240=39。139。 then if start=39。039。 then q_15=0。q_16=0。f_15=39。039。f_16=39。039。f_1=39。039。f=39。039。 else if q_15=15 then q_15=0。f_15=39。139。 此IF語句得到頻率為15Hz的信號 else q_