freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于單片機(jī)的dds的信號(hào)發(fā)生器設(shè)計(jì)報(bào)告-閱讀頁(yè)

2024-11-30 02:49本頁(yè)面
  

【正文】 fomax由合成器的最大時(shí)鐘頻率fc決定(fomax=fc/2)。 DDS的應(yīng)用DDS問(wèn)世之初,構(gòu)成DDS元器件的速度的限制和數(shù)字化引起的噪聲,這兩個(gè)主要缺點(diǎn)阻礙了DDS的發(fā)展與實(shí)際應(yīng)用。隨著這種頻率合成技術(shù)的發(fā)展,其已廣泛應(yīng)用于通訊、導(dǎo)航、雷達(dá)、遙控遙測(cè)、電子對(duì)抗以及現(xiàn)代化的儀器儀表工業(yè)等領(lǐng)域。利用DDS具有的快速頻率轉(zhuǎn)換、連續(xù)相位變換、精確的細(xì)調(diào)步進(jìn)的特點(diǎn),將其與簡(jiǎn)單電路相結(jié)合就構(gòu)成精確模擬仿真各種信號(hào)的的最佳方式和手段。例如它可以模擬各種各樣的神經(jīng)脈沖之類的波形,重現(xiàn)由數(shù)字存儲(chǔ)示波器(DSO)捕獲的波形?!?現(xiàn)代通信技術(shù)中調(diào)制方式越來(lái)越多,BPSK,QPSK,MSK都需要對(duì)載波進(jìn)行精確的相位控制。一個(gè)32位的相位累加器可產(chǎn)生43億個(gè)離散的相位電平,而相位精度可控制在810-3度的范圍內(nèi),因此,在轉(zhuǎn)換頻率時(shí),只要通過(guò)預(yù)置相位累加器的初始值,即可精確地控制合成信號(hào)的相位,很容易實(shí)現(xiàn)各種數(shù)字調(diào)制方式。在一個(gè)PLL中保持適當(dāng)?shù)姆诸l比關(guān)系,可以將DDS的高頻率分辨率及快速轉(zhuǎn)換時(shí)間特性與鎖相環(huán)路的輸出頻率高、寄生噪聲和雜波低的特點(diǎn)有機(jī)地結(jié)合起來(lái),從而實(shí)現(xiàn)更為理想的DDS+PLL混合式頻率合成技術(shù)。圖216 方框圖在頻率粗調(diào)時(shí)用PLL來(lái)覆蓋所需工作頻段,選擇適當(dāng)?shù)姆诸l比可獲得較高的相位噪聲,而DDS被用來(lái)覆蓋那些粗調(diào)增量,在其內(nèi)實(shí)現(xiàn)頻率精調(diào)。這也是目前開(kāi)發(fā)應(yīng)用DDS技術(shù)最廣泛的一種方法。當(dāng)然,DDS的應(yīng)用不僅限于這些,它還可用于核磁諧振頻譜學(xué)及其成像、檢測(cè)儀表等。 本設(shè)計(jì)采用ADC9850——ADC9850(如圖217)是用數(shù)字控制方法從一個(gè)參考頻率源產(chǎn)生多種頻率的技術(shù),即直接數(shù)字頻率合成(DDS)技術(shù)??删幊藾DS系統(tǒng)的核心是相位累加器,它由一個(gè)加法器和一個(gè)N位相位寄存器組成,N一般為24~32。相位寄存器的輸出與相位控制字相加后可輸入到正弦查詢表地址上?!?60176。查詢表把輸入地址的相位信息映射成正弦波幅度信號(hào),然后驅(qū)動(dòng)DAC以輸出模擬量。DAC滿量程輸出電流通過(guò)一個(gè)外接電阻RSET調(diào)節(jié),調(diào)節(jié)關(guān)系為ISET=32()。其系統(tǒng)功能如圖218所示。在125MHz的時(shí)鐘下,;并具有5位相位控制位,而且允許相位按增量180176。、45176。、176。 模擬乘法器MC1595模擬乘法器是對(duì)兩個(gè)模擬信號(hào)(電壓或電流)實(shí)現(xiàn)相乘功能的的有源非線性器件。它有兩個(gè)輸入端口,即X和Y輸入端口。如果用XY坐標(biāo)平面表示,則乘法器有四個(gè)可能的工作區(qū),即四個(gè)工作象限,如圖219。 (24)式中: k為乘法器的增益系數(shù)或標(biāo)尺因子,單位為V .若信號(hào)VX 、VY 均限定為某一極性的電壓時(shí)才能正常工作,該乘法器稱為單象限乘法器;若信號(hào)VX 、VY中一個(gè)能適應(yīng)正、負(fù)兩種極性電壓,而另一個(gè)只能適應(yīng)單極性電壓,則為二象限乘法器;若兩個(gè)輸入信號(hào)能適應(yīng)四種極性組合,稱為四象限乘法器。本設(shè)計(jì)采用MC1595—— MC1595通過(guò)兩口電壓輸入用來(lái)輸出線性。典型應(yīng)用包括:乘法、除法和開(kāi)方,同時(shí)也用于調(diào)幅、解調(diào)、混頻,鑒相和自動(dòng)增益控制電路。10V(6)采用177。MC1595是四相集成模擬乘法器,根據(jù)變跨導(dǎo)原理,即由兩個(gè)具有壓控電流源的差分電路組成,稱為雙差分對(duì)模擬乘法器,也稱為雙平衡模擬乘法器,其基本原理電路如下圖220所示但uy必須為正才能正常工作,故為二象限乘法器。具體的理論是(應(yīng)用注解)建立在AN489上來(lái)分析MC1595的基本操作。本設(shè)計(jì)將正弦波信號(hào)接入模擬乘法器MC1595(如圖221)輸入端并讓模擬乘法器另一端接D/A,用按鍵設(shè)置D/A的輸出電壓來(lái)調(diào)節(jié)正弦波的幅度(正弦信號(hào)的電壓峰-峰值Vopp在0~5V范圍內(nèi)可調(diào))。正弦波產(chǎn)生過(guò)程為:頻率設(shè)置,幅度設(shè)置,單片機(jī)將鍵盤(pán)設(shè)置的數(shù)據(jù)轉(zhuǎn)化成DDS AD9850所需要的頻率字。其輸出信號(hào)頻率范圍擴(kuò)展為1Hz~10MHz,步進(jìn)間隔為1Hz。并且可以實(shí)時(shí)顯示輸出信號(hào)的類型,幅度,頻率??刂祁l率:DDS系統(tǒng)的輸出頻率fO與系統(tǒng)時(shí)鐘頻率fs之間的關(guān)系為: (31)其中,N為相位累加器的字長(zhǎng),d為頻率字的值,可以看出當(dāng)d=1時(shí),輸出頻率f0最小,即DDS系統(tǒng)最小輸出頻率為 (32)單片機(jī)將鍵盤(pán)設(shè)置的數(shù)據(jù)轉(zhuǎn)化成DDS AD9850所需要的頻率字。頻率fout與 d(頻率字)的關(guān)系為: (33)式中d為所需傳給AD9850的頻率字控制幅度:鍵盤(pán)對(duì)單片機(jī)輸入數(shù)據(jù),(所要得到的電流值),單片機(jī)將鍵盤(pán)設(shè)置的數(shù)據(jù)轉(zhuǎn)化成D/A轉(zhuǎn)換器DA5615所需要的數(shù)字信號(hào)。以達(dá)到題目所要求的范圍。啟動(dòng)D/A轉(zhuǎn)換即可輸出所需要的0~5V范圍內(nèi)的值。INSTEAD OF CHECKING BF STATE SETB LCD_CS PUSH ACC MOV R0,08H MOV A,11111000BCOMM1: CLR C RLC A CLR LCD_SCLK MOV LCD_SID,C SETB LCD_SCLK DJNZ R0,COMM1 POP ACC PUSH ACC ANL A,0F0H MOV R0,8COMM2: CLR C RLC A CLR LCD_SCLK MOV LCD_SID,C SETB LCD_SCLK DJNZ R0,COMM2 POP ACC SWAP A ANL A,0F0H MOV R0,08HCOMM3: CLR C RLC A CLR LCD_SCLK MOV LCD_SID,C SETB LCD_SCLK DJNZ R0,COMM3 CLR LCD_CS RET。INSTEAD OF CHECKING BF STATE PUSH ACC SETB LCD_CS 。********* SEND W0{include phasic control char and power supply control char(0) and work way control char(00)} *** MOV A,W0 。********* SEND W0~W4 (32 bit frequency control char) *** MOV A,W1 。ASCEND IN EFFECT CLR ADC9850_WCLK MOV A,W2 。ASCEND IN EFFECT CLR ADC9850_WCLK MOV A,W3 。ASCEND IN EFFECT CLR ADC9850_WCLK MOV A,W4 。ASCEND IN EFFECT CLR ADC9850_WCLK SETB ADC9850_FQOD 。EnAble /CS MOV A,DA_HIGH_NUM MOV R7,2DA_SEND_LOOP1: MOV C, MOV TLC5615_DIN,C SETB TLC5615_SCLK CLR TLC5615_SCLK RL A DJNZ R7,DA_SEND_LOOP1 。***End of sending the low 8 bits***。Send 0,the extrA bit CLR TLC5615_DIN SETB TLC5615_SCLK CLR TLC5615_SCLK SETB TLC5615_CS 。為將來(lái)奠定了一個(gè)很好的基礎(chǔ)。設(shè)計(jì)是基于DDS芯片 AD9850, 主要分為五個(gè)模塊:?jiǎn)纹瑱C(jī)控制及顯示模塊、數(shù)模(D/A)轉(zhuǎn)換模塊、波形產(chǎn)生模塊、輸出顯示模塊、電源模塊。整體設(shè)計(jì)的主要特點(diǎn)為:(1)穩(wěn)定性強(qiáng)。由于信號(hào)只在合成的最后階段轉(zhuǎn)換到模擬域中,所以在多個(gè)方面降低了函數(shù)發(fā)生器的復(fù)雜度,提高了函數(shù)發(fā)生器的穩(wěn)定性。輸出信號(hào)的頻率精度可以達(dá)到作為發(fā)生器參考信號(hào)使用的晶體控制振蕩器的水平。(3)設(shè)計(jì)美觀。使整個(gè)系統(tǒng)模塊化,并集合PCB板的應(yīng)用。按鍵獨(dú)立化,使操作者易于分辨。整體設(shè)計(jì)的不足之處為:(1)信號(hào)穩(wěn)定性問(wèn)題。(2)三角波產(chǎn)生問(wèn)題。(3)數(shù)據(jù)測(cè)試問(wèn)題。需要調(diào)節(jié)電路改進(jìn)。實(shí)驗(yàn)1
點(diǎn)擊復(fù)制文檔內(nèi)容
黨政相關(guān)相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1