freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

數(shù)電概念總結-在線瀏覽

2024-11-15 22:15本頁面
  

【正文】 電壓范圍與參考電壓的幅值有關,轉換分辨率取決于輸入數(shù)字碼的位數(shù)。3.模數(shù)轉換器的輸出數(shù)字值ND187。模數(shù)轉換器的最大輸入電壓uimax=ULSB(2n1),ULSB=(2n1)Uref2n187。逐位逼近ADC的性價比高,分辨率較高,轉換速度較快。參考習題:、、第二篇:數(shù)電部分概念總結數(shù)電部分概念總結第一章:十進制數(shù)、二進制數(shù)、八進制數(shù)和十六進制數(shù)2.碼制(1)n位有符號二進制數(shù)的編碼——正數(shù)編碼的符號位為0、負數(shù)編碼的符號位為1。負數(shù)原碼的數(shù)值位等于二進制真值的絕對值。(2)二——十進制編碼——BCD碼是用四位二進制碼對十進制數(shù)符編碼,分為8421BCD、5421BCD、2421BCD等有權碼和余三BCD、格雷BCD等無權碼。十進制數(shù)用BCD碼表示時,各碼組的位權仍為10的n次冪,例如,個位組碼的位權為100、十位組碼的位權為10百位組碼的位權為10……。第二章1.邏輯函數(shù)的基本概念和表示方法(真值表、邏輯式、邏輯圖、波形圖)。3.邏輯代數(shù)的對偶規(guī)則、反演規(guī)則、代入規(guī)則。5.一般與或表達式可以通過對與項乘互補缺失變量之和構成最小項表達式。8.邏輯函數(shù)的化簡(1)公式法化簡。(3)具有無關項di的邏輯函數(shù)表達式及其化簡。TTL電路的速度高,輸出級采用推挽形式,帶負載能力強,速度快。CMOS電路的工作電源范圍寬,靜態(tài)功耗極小、輸出擺幅大,抗干擾能力強。OC(OD)邏輯門可以互相連接并接上拉電阻后實現(xiàn)“線與”功能(并接后的輸出函數(shù)等于各OC(OD)邏輯門的輸出函數(shù)相與)。5.當三態(tài)門的使能無效時,輸出為高阻狀態(tài);當三態(tài)門的使能有效時,輸出與輸入滿足邏輯門的運算功能。6.傳輸門是控制模擬信號的開關器件,從多路模擬信號中選擇一路信號必須采用傳輸門;而從多路數(shù)字信號中選擇一路信號可以采用數(shù)據(jù)選擇器、三態(tài)門或傳輸門。典型組合邏輯功能電路有編碼器、譯碼器、數(shù)據(jù)選擇器、數(shù)字比較器、只讀存儲器等。3.3線8線譯碼器74LS138輸入3位二進制碼,輸出8個表示不同輸入碼組的低電平有效的信號。4.七段顯示譯碼器輸入4位二進制代碼,輸出7個控制數(shù)碼顯示管段極的信號。5.數(shù)據(jù)選擇器的邏輯功能是根據(jù)n位選擇碼的狀態(tài)從2n個數(shù)據(jù)輸入中選擇一個到輸出。6.當多位數(shù)二進制數(shù)相加時,每一位的加運算不僅需要考慮本位的兩個加數(shù),還要考慮低位的進位,稱為“全加”運算。7.數(shù)值比較器7485的功能是對輸入的兩組4位的二進制數(shù)A(A3~A0)和B(B3~B0)進行比較,用三個高電平有效的開關量AB、Ab,a8.邏輯函數(shù)式中的互補變量是存在競爭條件的變量,該變量變化時可能產(chǎn)生冒險現(xiàn)象。第五章1.雙穩(wěn)態(tài)觸發(fā)器是時序邏輯電路的基本元件。觸發(fā)器的觸發(fā)方式分為直接觸發(fā)、電平觸發(fā)和邊沿觸發(fā)。2.觸發(fā)器的特性方程描述了觸發(fā)條件滿足時次態(tài)與激勵、現(xiàn)態(tài)的邏輯關系。第六章1.時序邏輯電路的輸出不僅與當前的輸入有關,還與其原來的輸出狀態(tài)有關,具有記憶功能。時序邏輯典型功能電路寄存器、鎖存器、計數(shù)器、靜態(tài)隨機存儲器等。同步時序電路中所有觸發(fā)器由同一時鐘信號控制,觸發(fā)器的狀態(tài)變化是同時進行的。,時序邏輯電路可分為米利(Mealy)型時序電路和莫爾(Moore)型時序電路。、狀態(tài)機、信號分頻、定時、延時等功能,移位寄存器在數(shù)字系統(tǒng)中可以實現(xiàn)移存型計數(shù)、狀態(tài)機、信號傳輸方式轉換等功能。當計數(shù)器的清零或預置控制為異步方式時,產(chǎn)生控制信號的狀態(tài)為無效狀態(tài);當計數(shù)器的清零或預置控制方式為同步方式(CP脈沖必須同時有效)時,產(chǎn)生控制信號的狀態(tài)為有效效態(tài)。7.移存型計數(shù)器的狀態(tài)碼周期性循環(huán)變化,并且具有移位特性。第七章1.多諧振蕩器沒有穩(wěn)定狀態(tài),輸出自動在“0”和“1”兩個暫穩(wěn)態(tài)間切換,能夠產(chǎn)生頻率一定的矩形脈沖信號。在輸入信號上升達到上觸發(fā)電平UT+時或下降達到下觸發(fā)電平UT時,輸出電平翻轉。3.單穩(wěn)態(tài)觸發(fā)器只有一個穩(wěn)定狀態(tài)。4.555定時器有兩個模擬量的輸入,一個開關量輸出和一個放電管的OC輸出。當兩個輸入都高于其比較電平時,輸出為低電平、放電管導通;當兩個輸入都低于其比較電平時,輸出為高電平、放電管截止;當輸入信號的幅度都在兩個參考電平之間時,輸出保持原狀態(tài)。U+可以通過555定時器的CON端(5腳)外加電壓控制,當CON端(5腳)不加控制電壓時,U+等于三分之二的電源電壓值。在輸入脈沖周期小于電路的暫穩(wěn)態(tài)時間時,電路不能回到穩(wěn)態(tài)。只讀存儲器ROM在系統(tǒng)運行中ROM只能讀出指定單元中的信息但不能修改信息,系統(tǒng)斷電存儲器的信息不會丟失。存儲器數(shù)據(jù)線的位數(shù)m決定了存儲器的字長。3.當存儲系統(tǒng)的信息字數(shù)或字長超過所選存儲器的的字數(shù)或字長時需要擴展。單片存儲器容量。2.數(shù)模轉換器輸出的模擬電壓Uo與輸入的數(shù)字值ND成正比,Uo=NDULSB;其中分辨電壓,Uref是參考基準電壓。模數(shù)轉換器的最大輸入電壓uimax=ULSB(2n1),.并行ADC的轉換速度最快,但分辨率提高時器件成本劇增。雙積分ADC的分辨率可以很高,抗周期性干擾能力強,轉換速度最低。數(shù)電部分概念總結第一章:十進制數(shù)、二進制數(shù)、八進制數(shù)和十六進制數(shù)2.碼制(1)n位有符號二進制數(shù)的編碼——正數(shù)編碼的符號位為0、負數(shù)編碼的符號位為1。負數(shù)原碼的數(shù)值位等于二進制真值的絕對值。(2)二——十進制編碼——BCD碼是用四位二進制碼對十進制數(shù)符編碼,分為8421BCD、5421BCD、2421BCD等有權碼和余三BCD、格雷BCD等無權碼。十進制數(shù)用BCD碼表示時,各碼組的位權仍為10的n次冪,例如,個位組碼的位權0為十位組碼的位權為1 0百位組碼的位權為10??。第二章1. 邏輯函數(shù)的基本概念和表示方法(真值表、邏輯式、邏輯圖、波形圖)。3. 邏輯代數(shù)的對偶規(guī)則、反演規(guī)則、代入規(guī)則。5. 邏輯函數(shù)的兩種標準形式是標準與或表達式和標準或與表達式。(2)最大項表達式—標準或與式及最大項積式(用編號表示)(3)函數(shù)最小項和式的編號與其最大項積式的編號互補;6.一般與或表達式可以通過對與項乘互補缺失變量之和構成最小項表達式。8.邏輯函數(shù)的化簡(1)公式法化簡。(3)具有無關項的邏輯函數(shù)表達式及其化簡。第三章1.TTL邏輯門電路的輸入級和輸出級都采用三極管。(N、P)、開啟電壓絕對值相同的MOS管組成邏輯門電路。3.OC(集電極開路)門可以互相連接并接上拉電阻后實現(xiàn)“線與”功能(并接后的輸出函數(shù)等于各OC邏輯門的輸出函數(shù)相與)。5.當三態(tài)門的使能無效時,輸出為高阻狀態(tài);當三態(tài)門的使能有效時,輸出與輸入滿足邏輯門的運算功能。6.傳輸門是控制模擬信號的開關器件,從多路模擬信號中選擇一路信號必須采用傳輸門;而從多路數(shù)字信號中選擇一路信號可以采用數(shù)據(jù)選擇器、三態(tài)門或傳輸門。開門電壓UON(輸入高電平的最小值UiHmin)的典型值為2V,關門電壓UOFF(輸入低
點擊復制文檔內(nèi)容
環(huán)評公示相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1