freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

最新基于cpu的lcd顯示存儲示波器設(shè)計-在線瀏覽

2025-08-06 02:48本頁面
  

【正文】 31單片機,后來隨著Flash rom技術(shù)的發(fā)展,8031單片機取得了長足的進展,成為目前應(yīng)用最廣泛的8位單片機之一,其代表型號是ATMEL公司的AT89系列,它廣泛應(yīng)用于工業(yè)測控系統(tǒng)之中。51單片機是基礎(chǔ)入門的一個單片機,還是應(yīng)用最廣泛的一種?! ‘斍俺S玫?1系列單片機主要產(chǎn)品有:  *Intel的:80C380C587C51,80C380C587C52等;  *ATMEL的:89C589C589C2051等;  *Philips、華邦、Dallas、Siemens(Infineon)等公司的許多產(chǎn)品80C31單片機,它是8位高性能單片機。它結(jié)合了HMOS的高速和高密度技術(shù)及CHMOS的低功耗特征,標準MCS51單片機的體系結(jié)構(gòu)和指令系統(tǒng)。但80C31片內(nèi)并無程序存儲器,需外接ROM。在空閑模式下凍結(jié)CPU而RAM定時器、串行口和中斷系統(tǒng)維持其功能。80C31有PDIP(40pin)和PLCC(44pin)兩種封裝形式?! ss:地電平。使用外部震蕩器是必須接地。當使用外部振蕩器時用于輸入外部振蕩信號。在存取外部存儲器時,該端口分時地用作低8位的地址線和8位雙向的數(shù)據(jù)端口。  3) ~ (A8~A15)  端口2的引腳。端口3是一個帶內(nèi)部上拉電阻的8位雙向I/O端口,該口的每一位均可獨立地定義第一I/O口功能或第二I/O口功能。RXD(串行輸入口)  T0(定時器0外部輸入)  ADC0804的管腳圖如下所示它的主要電氣特性如下:l 工作電壓:+5V,即VCC=+5V。l 分辨率:8位,即分辨率為1/28=1/256,轉(zhuǎn)換值介于0~255之間。l 轉(zhuǎn)換誤差:177。l 參考電壓:,即Vref=。以輸出8位的ADC0804動作來說明“連續(xù)漸進式A/D轉(zhuǎn)換器”的轉(zhuǎn)換原理,動作步驟如下表示(原則上先從左側(cè)最高位尋找起)。表1列出的是8~12位A/D轉(zhuǎn)換器的分辨率和最小電壓轉(zhuǎn)換值。圖2 ADC0804與CPLDamp。但是需要注意R、C的組合,務(wù)必使頻率范圍是在100KHz~1460KHz之間。圖3 ADC0804控制信號時序圖以圖圖3信號流向而言,控制ADC0804動作的信號應(yīng)該只有CS、WR、RD。圖3的動作大概可分成4個步驟區(qū)間——S0、SSS3,每個步驟區(qū)間的動作方式如下:l 步驟S0:CS=0、WR=0、RD=1(由CPLD發(fā)出信號要求ADC0804開始進行模擬/數(shù)字信號的轉(zhuǎn)換)。l 步驟S2:CS=0、WR=RD=0(由CPLD發(fā)出信號以讀取ADC0804的轉(zhuǎn)換資料)。由上述步驟說明,可以歸納出所要設(shè)計的CPLD動作功能有:l 負責在每個步驟送出所需的CS、WR、RD控制信號。l 在步驟S3,讀取轉(zhuǎn)換的數(shù)字資料DB0~DB74. 數(shù)模轉(zhuǎn)換芯片DAC0832。與微處理器完全兼容。D/A轉(zhuǎn)換器由8位輸入鎖存器、8位DAC寄存器、8位D/A轉(zhuǎn)換電路及轉(zhuǎn)換控制電路構(gòu)成。DAC0832結(jié)構(gòu):  * D0~D7:8位數(shù)據(jù)輸入線,TTL電平,有效時間應(yīng)大于90ns(否則鎖存器的數(shù)據(jù)會出錯);  * ILE:數(shù)據(jù)鎖存允許控制信號輸入線,高電平有效;  * CS:片選信號輸入線(選通數(shù)據(jù)鎖存器),低電平有效;  * WR1:數(shù)據(jù)鎖存器寫選通輸入線,負脈沖(脈寬應(yīng)大于500ns)有效。由WRXFER的邏輯組合產(chǎn)生LE2,當LE2為高電平時,DAC寄存器的輸出隨寄存器的輸入而變化,LE2的負跳變時將數(shù)據(jù)鎖存器的內(nèi)容打入DAC寄存器并開始D/A轉(zhuǎn)換。與微處理器完全兼容。D/A轉(zhuǎn)換器由8位輸入鎖存器、8位DAC寄存器、8位D/A轉(zhuǎn)換電路及轉(zhuǎn)換控制電路構(gòu)成。因為有兩級鎖存器,DAC0832可以工作在雙緩沖器方式,即在輸出模擬信號的同時采集下一個數(shù)字量,這樣能有效地提高轉(zhuǎn)換速度?! E為高電平、 和 為低電平時, 為高電平,輸入寄存器的輸出跟隨輸入而變化;此后,當 由低變高時, 為低電平,資料被鎖存到輸入寄存器中,這時的輸入寄存器的輸出端不再跟隨輸入資料的變化而變化。2. DAC0832的引腳特性  DAC0832是20引腳的雙列直插式芯片?! LE——允許鎖存信號,高有效?! R2——寫信號2,將鎖存在輸入寄存器中的資料送到DAC寄存器中進行鎖存(此時,傳輸控制信號 必須有效)低有效?! I7~DI0——8位數(shù)據(jù)輸入端。當DAC寄存器中全為1時,輸出電流最大,當DAC寄存器中全為0時,輸出電流為0。IOUT1+IOUT2=常數(shù)。DAC0832內(nèi)部已經(jīng)有反饋電阻,所以,RFB端可以直接接到外部運算放大器的輸出端?! REF——參考電壓輸入端。10V?! CC——芯片供電電壓端?! GND——模擬地,即模擬電路接地端?!  AC0832進行D/A轉(zhuǎn)換,可以采用兩種方法對數(shù)據(jù)進行鎖存。具體地說,就是使 和 都為低電平,DAC寄存器的鎖存選通端得不到有效電平而直通;此外,使輸入寄存器的控制信號ILE處于高電平、 處于低電平,這樣,當 端來一個負脈沖時,就可以完成1次轉(zhuǎn)換。就是使 和 為低電平,ILE為高電平,這樣,輸入寄存器的鎖存選通信號處于無效狀態(tài)而直通;當 和 端輸入1個負脈沖時,使得DAC寄存器工作在鎖存狀態(tài),提供鎖存數(shù)據(jù)進行轉(zhuǎn)換。單緩沖方式是控制輸入寄存器和DAC寄存器同時接收資料,或者只用輸入寄存器而把DAC寄存器接成直通方式?! 、齐p緩沖方式。此方式適用于多個D/A轉(zhuǎn)換同步輸出的情節(jié)。直通方式是資料不經(jīng)兩級鎖存器鎖存,即 CS*,XFER* ,WR1* ,WR2* 均接地,ILE接高電平?!   ?. SRAM芯片6264?! 7~D0(data bus):數(shù)據(jù)線,雙向,三態(tài)。  WE(write enable):寫允許信號,輸入,低電平有效。  CE2(chip enable):片選信號2,輸入,在讀/寫方式時為高電平。  GND:信號地。   ② 讀出:當和為低電平,且和CE2為高電平時,數(shù)據(jù)輸出緩沖器選通,被選中單元的數(shù)據(jù)送到數(shù)據(jù)線D7~D0上。微處理器通過數(shù)據(jù)總線、地址總線及控制總線與存儲器連接,如下圖所示:控制總線地址總線存儲器CPU數(shù)據(jù)總線 地址總線為地址信號,用來指明選中的存儲單元地址。它包括指令和數(shù)據(jù)。 在微機系統(tǒng)中,常用的靜態(tài)RAM有61162662256等。6264為8K╳8位的靜態(tài)RAM,其邏輯圖如下: 6264A0~12 VCCI/O0~7WROECS2 GNDCS1 其中A0~12為13根地址線,I/O0~7為8根數(shù)據(jù)線,CS1 、CS2為兩個片選端,OE為數(shù)據(jù)輸出選通端,WR為寫信號端。具有3個通道3種工作方式的可編程并行接口芯片(40引腳)。8255可作為單片機與多種外設(shè)連接時的中間接口電路。同時必須具有與外設(shè)連接的接口A、B、C口。引腳功能:RESET:復位輸入線,當該輸入端處于高電平時,所有內(nèi)部寄存器(包括控制寄存器)均被清除,所有I/O口均被置成輸入方式。/CS=1時,8255無法與CPU做數(shù)據(jù)傳輸.   RD:讀信號線,當這個輸入引腳為低電平時,即/RD=0且/CS=0時,允許8255通過數(shù)據(jù)總線向CPU發(fā)送數(shù)據(jù)或狀態(tài)信息,即CPU從8255讀取信息或數(shù)據(jù)。   D0~D7:三態(tài)雙向數(shù)據(jù)總線,8255與CPU數(shù)據(jù)傳送的通道,當CPU 執(zhí)行輸入輸出指令時,通過它實現(xiàn)8位數(shù)據(jù)的讀/寫操作,控制字和狀態(tài)信息也通過數(shù)據(jù)總線傳送。   方式0————基本輸入輸
點擊復制文檔內(nèi)容
醫(yī)療健康相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1