【正文】
FSK、移相鍵控法PSK[10]。調(diào)制是將數(shù)字信號與音頻載波組合,產(chǎn)生適合于電話線上傳輸?shù)囊纛l信號(模擬信號),解調(diào)是從音頻信號中恢復(fù)出數(shù)字信號。 MSK 調(diào)制解調(diào)研究現(xiàn)狀綜述 實現(xiàn)數(shù)字信號與模擬信號互換的設(shè)備稱作調(diào)制解調(diào)器 (Modem)。但是,要實現(xiàn)高速的動態(tài)重構(gòu),要求芯片功能的重新配置時間縮短 到納秒量級,這就需要對 FPGA 的結(jié)構(gòu)進(jìn)行革新。 隨著數(shù)字邏輯系統(tǒng)功能復(fù)雜化的需求,單片系統(tǒng)的芯片正朝著超大規(guī)模、高密度的方向發(fā)展。典型的 IP核心庫有 Xilinx 公司提供的 LogiCORE 和 AllianceCORE。這些核心庫都是預(yù)定義的、經(jīng)過測試和驗證的、優(yōu)化的、可保證正確的功能。 3) IP 庫的發(fā)展及其作用。由于便攜式應(yīng)用產(chǎn)品的發(fā)展,對現(xiàn)場可編程器件的低壓、低功耗的要求日益迫切。 2) 芯片朝著高密度、低壓、低功耗的方向挺進(jìn)。 新的 SOPC 世界要求一種著重于快速投放市場的, 具有可重構(gòu)性、高效自動化的設(shè)計方法。 最近 FPGA 的配置方式已經(jīng)多元化 。因此, FPGA 的使用非常靈活。當(dāng)需要修改 FPGA 功能時,只需換一片 EPROM 即可。掉電后, FPGA 恢復(fù)成白片,內(nèi)部邏輯關(guān)系消失,因此, FPGA 能夠反復(fù)使用。用戶可以根據(jù)不同的配置模式,采用不同的編程方式。 可以說, FPGA 芯片是小批量系統(tǒng)提高系統(tǒng)集成度、可靠性的最佳選擇之一。 4) FPGA 是 ASIC 電路中設(shè)計周期最短、開發(fā)費用最低、風(fēng)險最小的器件之一。 2) FPGA 可做其它全定制或半定制 ASIC 電路的中試樣片 。 FPGA 采用了邏輯單元陣列 LCA( Logic Cell Array)這樣一個新概念,內(nèi)部包括可配置邏輯模塊 CLB( Configurable Logic Block)、輸出輸入模塊 IOB( Input Output Block)和內(nèi)部連線( Interconnect)三個部分。 國內(nèi)外研究現(xiàn)狀綜述 FPGA 研究現(xiàn)狀綜述 FPGA 是英文 Field- Programmable Gate Array 的縮寫,即現(xiàn)場可編程門陣列,它是在 PAL、 GAL、EPLD 等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。 采用 FPGA 以全數(shù)字化方法實現(xiàn)通信系統(tǒng)中的關(guān)鍵模塊是一種切實有效的方法。 對于一個通信系統(tǒng)的設(shè)計,不可避免地會涉及到分析通信系統(tǒng)的有效性和可靠性等一系列問題。 最小移頻鍵控( MSK) 具有連續(xù)的相位,其功率譜緊湊,且頻譜滾降快,帶外抑制較高,抗干擾能力好,因此在軍用民用通信領(lǐng)域里應(yīng)用廣泛 [3]。如今, FPGA 器件廣泛用于通信、自動控制、信息處理等諸多領(lǐng)域,越來越多的電子設(shè)計人員在使用 FPGA。 FPGA 器件成為研制開發(fā)的理想器件,特別適合于產(chǎn)品的樣機(jī)開發(fā)和小批量生產(chǎn),因此有時人們也把 FPGA 稱為可編程的 ASIC[2]。使用 FPGA 器件可以大大縮短系統(tǒng)的研制周期,減少資金投入。 FPGA 器件含有成度高、體積 小,具有通過用戶編程實現(xiàn)專門應(yīng)用的功能。 FPGA。 關(guān)鍵詞 : 直接頻率合成 ; 最小移頻鍵控 ; 現(xiàn)場可編程門陣列 ; 數(shù)字調(diào)制 重慶文理學(xué)院本科生畢業(yè)論文 (設(shè)計 ) 英文 摘要 II Abstract In the munications system which is posed of various functional modules, the modem module is a very important signal to transform links. Whether to study modules on modulation or on demodulator modules, will have a very important practical significance. Minimum frequency shift keying (MSK) modulation wave has a constant envelope in the area, and in the frequency spectrum there is a very small side lobe, a narrow width of the main valve, small radiation, and the main valve outside the bandwidth side lobe of the power spectrum also decreased more rapidly, thereby overing the general FSK, PSK, QAM modulation, such as a phase mutation has been affected by high frequency ponents for signal attenuation shortings. It is precisely because of this background, this issue will be on a MSK modulator. A system which is designed on FPGA devices, can shorten the development cycle and reduce capital investment and enhance its reliability is more important to improve the efficiency of system development. Therefore, this issue presents a MSK modulation methods which is designed based on FPGA devices. Firstly this paper introduced the choice of content and significance, and domestic and international study of the status quo, and then analyzed the principles and design methods of a MSK modulation systems which is designed based on the DSP Builder, and discussed the process of modeling the system in the DSP Builder and the simulation analysis of the system based on DSP Builder, and then discussed how DSP Builder will be under the MDL into VHDL paper documents, and how to conduct timing simulation in QuartusⅡ , and how to download to hardware testing, finally, this paper summed the design of the entire, and pointed to the future Work prospects. In addition, because FPGA core board is the core of the system, so this paper also did a detailed explanation on how to plate FPGA core principle of the production. Key words: DDS。本文 首先介紹了選題的內(nèi)容和意義、國內(nèi)外研究現(xiàn)狀分析,接著 闡述和分析了一個基于 DSP Builder的 MSK 調(diào)制系統(tǒng)的設(shè)計原理與設(shè)計方法,討論了系統(tǒng)在 DSP Builder 下的建模過程 及基于 DSP Builder 的仿真分析, 然后 討論了如何將 DSP Builder 下的 MDL 文件轉(zhuǎn)換成 VHDL 文件 , 及 在 QuartusⅡ下進(jìn)行時序仿真,并下載至硬件進(jìn)行測試 ,最后對整個設(shè)計進(jìn)行了總結(jié),并指出了對未來工作的展望。 基于 FPGA器件設(shè)計系統(tǒng),可以縮短系統(tǒng)的研制周期,減少資金投入,提高其可靠性,更重要的是可以提高系統(tǒng)的開發(fā)效率。 最小移頻鍵控( MSK)調(diào)制的波形在時域內(nèi)具有恒定包絡(luò)結(jié)構(gòu) ,在頻域內(nèi)頻譜具有很小的旁瓣 ,主瓣寬度窄 ,帶外輻射小的優(yōu)點,并且在主瓣帶寬之外功率譜旁瓣的下降也更加迅速,從而克服了一般 FSK、 PSK、 QAM 等調(diào)制方式具有相位突變而影響已調(diào)信號高頻分量衰減的缺點。學(xué)士學(xué)位論文 論文題目: MSK 調(diào)制器的設(shè)計與實現(xiàn) 重慶文理學(xué)院本科生畢業(yè)論文 (設(shè)計 ) 目錄 Graduation Thesis of Chongqing University of Arts and Sciences The Design and Realization of Minimum Frequency Shift Keying Modulation System 目 錄 摘 要 ........................................................................................................................................... I Abstract ........................................................................................................................................II 1 緒論 ........................................................................................................................................ 1 前言 .............................................................................................................................. 1 國內(nèi)外研究現(xiàn)狀綜述 ...................................................................................................... 1 FPGA 研究現(xiàn)狀綜述 ............................................................................................. 1 MSK 調(diào)制解調(diào)研究現(xiàn)狀綜述 ................................................................................ 2 本課題的主要研究內(nèi)容與意義 ........................................................................................ 3 本課題的研究內(nèi)容 ................................................................................................ 3 研究本課題的意義 ................................................................................................ 3 2 研究所涉及的理論知識介紹 ..................................................................................................... 4 直接頻率合成技術(shù)( DDS) ........................................................................................... 4 DDS 概述 ............................................................................................................. 4 DDS 實現(xiàn)原理 ............................