freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于vhdl的dpsk載波傳輸系統(tǒng)設(shè)計畢業(yè)論文-展示頁

2025-07-16 09:03本頁面
  

【正文】 基于 VHDL 的 DPSK載波傳輸系統(tǒng)設(shè)計 專業(yè): 電子信息工程 班級: 20xx 級 1 班 姓名: 郭義斌 沈陽大學(xué)畢業(yè)設(shè)計(論文) 目 錄 引 言 ............................................................................................................... 3 1 VHDL 概述 ..................................................................................................... 6 硬件描述語言 (VHDL) ....................................................................................... 6 VHDL 語言的發(fā)展 ......................................................................................................... 6 VHDL 語言的特點 ......................................................................................................... 8 VHDL 語言的建模 ....................................................................................................... 10 VHDL 的設(shè)計流程 ....................................................................................................... 11 支持 VHDL 研發(fā)的軟件工具 ..................................................................................... 12 MAX+PLUSII 簡介 ........................................................................................... 13 +PLUSII 的特點 ................................................................................................... 13 Max+plusⅡ 設(shè)計流程 ................................................................................................... 14 2 載波傳輸系統(tǒng)原理 ....................................................................................... 16 載波傳輸系統(tǒng)的基本構(gòu)成 ............................................................................... 16 PSK 載波傳輸系統(tǒng)調(diào)制原理 ........................................................................... 16 數(shù)字調(diào)制 ...................................................................................................................... 16 二進(jìn)制相移鍵控( PSK)的調(diào)制 ............................................................................... 18 差分相移鍵控 DPSK 調(diào)制 ............................................................................... 20 差分相移鍵控 .............................................................................................................. 20 DPSK 調(diào)制原理 ............................................................................................................ 21 絕對碼 —相對碼 (差分編碼 ) ............................................................................ 21 DPSK 載波傳輸系統(tǒng)解調(diào)原理 ......................................................................... 22 相干解調(diào)法 .................................................................................................................. 22 相位比較法 .................................................................................................................. 24 3 DPSK 載波傳輸系統(tǒng)的建模 ......................................................................... 26 DPSK 的總體設(shè)計思想 ..................................................................................... 26 CPSK 調(diào)制電路的 VHDL 建模 ........................................................................ 28 CPSK 解調(diào)電路的 VHDL 建模 ........................................................................ 28 絕對碼轉(zhuǎn)化成相對碼的 VHDL 建模 .............................................................. 29 相對碼轉(zhuǎn)化成絕對碼電路的 VHDL 建模 ...................................................... 30 4 DPSK 載波傳輸系統(tǒng)的 設(shè)計實現(xiàn)及程序設(shè)計 ............................................... 31 調(diào)制電路的設(shè)計實現(xiàn)及程序設(shè)計 .......................................................... 31 調(diào)制的 VHDL 設(shè)計 ............................................................................................ 31 調(diào)制的 VHDL 程序 ............................................................................................ 32 沈陽大學(xué)畢業(yè)設(shè)計(論文) 解調(diào)電路的設(shè)計實現(xiàn)及程序設(shè)計 .......................................................... 33 解調(diào)的 VHDL 設(shè)計 ............................................................................................ 33 解調(diào)的 VHDL 程序 ............................................................................................ 34 絕對碼 —相對碼轉(zhuǎn)化電路的設(shè)計實現(xiàn)及程序設(shè)計 ........................................ 35 絕對碼 —相對碼轉(zhuǎn)換的 VHDL 設(shè)計 .......................................................................... 35 絕對碼 —相對碼轉(zhuǎn)換的 VHDL 程序 ......................................................................... 36 相對碼 —絕對碼轉(zhuǎn)化電路的設(shè)計實現(xiàn)及程序設(shè)計 ........................................ 36 相對碼 —絕對碼轉(zhuǎn)換的 VHDL 的設(shè)計 ...................................................................... 36 相對碼 —絕對碼轉(zhuǎn)換的 VHDL 程序 ......................................................................... 37 4 .5DPSK 載波傳輸系統(tǒng)的總體 GDF 模塊圖 ........................................................ 38 5 DPSK 載波傳輸系 統(tǒng)的仿真結(jié)果分析 .......................................................... 39 調(diào)制 VHDL 程序仿真分析 .................................................................... 39 CPSK 解調(diào) VHDL 程序仿真分析 .................................................................... 40 絕對碼 —相對碼轉(zhuǎn)換的 VHDL 程序仿真分析 .............................................. 40 相對碼 —絕對碼轉(zhuǎn)換的 VHDL 程序仿真分析 .............................................. 41 DPSK 調(diào)制解調(diào)器的總體仿真波形 ................................................................. 41 結(jié) 論 ........................................................................................................... 43 致 謝 ........................................................................................................... 44 參考文獻(xiàn) ......................................................................................................... 45 沈陽大學(xué)畢業(yè)設(shè)計(論文) No. 1 摘 要 調(diào)制解調(diào)技術(shù)是通信系統(tǒng)的靈魂 ,其性能直接影響到整個系統(tǒng)的通信質(zhì)量。由于數(shù)字技術(shù)的大量應(yīng)用 ,數(shù)字調(diào)制解調(diào)技術(shù)得到了廣泛的應(yīng)用?;谶@種思想 ,介紹一種在單片 FPGA 上實現(xiàn)的全數(shù)字 DPSK 調(diào)制解調(diào)器的設(shè)計方法。 本設(shè)計采用自頂向下的設(shè)計方法,主要思想是對數(shù)字系統(tǒng)進(jìn)行模塊劃分。頂層設(shè)計中各個模塊是作為元件來引用的,因此需要將它們設(shè)計成獨(dú)立實體的形式。 基于 FPGA 技術(shù)設(shè)計并實現(xiàn)了 2DPSK 調(diào)制解調(diào)器。 關(guān)鍵詞: FPGA; VHDL; DPSK;調(diào)制;解調(diào) 沈陽大學(xué)畢業(yè)設(shè)計(論文)
點擊復(fù)制文檔內(nèi)容
研究報告相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1