freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga的頻率測量儀的設(shè)計(jì)畢業(yè)論文-展示頁

2025-07-03 15:42本頁面
  

【正文】 廣闊。美國TI公司認(rèn)為,一個(gè)ASIC 80 %的功能可用IP芯核等現(xiàn)成邏輯合成。由于開發(fā)工具的通用性、設(shè)計(jì)語言的標(biāo)準(zhǔn)化以及設(shè)計(jì)過程幾乎與所用的FPGA器件的硬件結(jié)構(gòu)沒有關(guān)系,所以設(shè)計(jì)成功的各類邏輯功能塊軟件有很好的兼容性和可移植性,它幾乎可用于任何型號的FPGA中,由此還可以以知識產(chǎn)權(quán)的方式得到確認(rèn),并被注冊成為所謂的IP芯核,從而使得片上系統(tǒng)的產(chǎn)品設(shè)計(jì)效率大幅度提高。由于FPGA/CPLD的集成規(guī)模非常大,集成度可達(dá)數(shù)百萬門[14]。除了不存在MCU所特有的復(fù)位不可靠與PC可能跑飛等固有缺陷外,F(xiàn)PGA的高可靠性還表現(xiàn)在幾乎可將整個(gè)系統(tǒng)下載于同一芯片中,從而大大縮小了體積,易于管理和屏蔽。(3).高可靠性。(2).高速。這種編程方式可輕易地實(shí)現(xiàn)紅外編程、超聲編程或無線編程,或通過電話線遠(yuǎn)程在線編程。FPGA產(chǎn)品越來越多地采用了先進(jìn)的 (BST)技術(shù)(由聯(lián)合測試行動小組,JTAG開發(fā))和 ISP(在系統(tǒng)配置編程方式)。我們認(rèn)為,基于EDA技術(shù)的FPGA/CPLD器件的開發(fā)應(yīng)用可以從根本上解決MCU所遇到的問題。2. 、功能仿真與時(shí)序仿真,來驗(yàn)證頻率測量儀邏輯功能的正確性。如今頻率測量儀在電子測量、航海、軍事、探測、等眾多領(lǐng)域都得到了應(yīng)用。在電子技術(shù)中,頻率是最基本的參數(shù)之一,并且與許多電參量的測量方案、測量結(jié)果都有十分密切的關(guān)系,因此頻率的測量就顯得尤為重要。意義:頻率測量儀是計(jì)算機(jī)、廣播等通訊設(shè)備、音頻視頻等科研生產(chǎn)領(lǐng)域不可缺少的測量儀器。并且能夠利用VHDL語言,在QuartusII開發(fā)環(huán)境中編程、調(diào)試、仿真、并能將程序下載到FPGA中,并結(jié)合輔助電路,來完成頻率測量儀的設(shè)計(jì)。而且FPGA的應(yīng)用也越來越頻繁越來越方便。利用EDA 開發(fā)工具,采用可編程邏輯器件CPLD/FPGA 使硬件的功能可通過編程來實(shí)現(xiàn),這種新的基于芯片的設(shè)計(jì)方法能夠使設(shè)計(jì)者有更多機(jī)會充分發(fā)揮創(chuàng)造性思維,實(shí)現(xiàn)多種復(fù)雜數(shù)字邏輯系統(tǒng)的功能,將原來由電路板設(shè)計(jì)完成的工作放到芯片的設(shè)計(jì)中進(jìn)行,減少了連線和體積,提高了集成度,降低了干擾,大大減輕了電路設(shè)計(jì)和PCB設(shè)計(jì)的工作量和難度,增強(qiáng)了設(shè)計(jì)的靈活性,有效地提高了工作效率,增加了系統(tǒng)的可靠性和穩(wěn)定性,提高了技術(shù)指標(biāo)。順應(yīng)電子技術(shù)的發(fā)展趨勢,可編程邏輯器件和EDA 技術(shù)使設(shè)計(jì)方法發(fā)生了質(zhì)的變化。在人們的生活中頻率計(jì)也發(fā)揮著越來越重要的作用。:數(shù)字電路技術(shù)的進(jìn)步,使系統(tǒng)設(shè)計(jì)人員可以在更小的空間實(shí)現(xiàn)更多的功能,提高了系統(tǒng)可靠性和速度。由于計(jì)算機(jī)技術(shù)的發(fā)展,頻率測量儀設(shè)計(jì)技術(shù)也不斷地進(jìn)步,靈敏度不斷提高,頻率范圍不斷擴(kuò)大,功能不斷地增加?,F(xiàn)在頻率測量儀使用操作方便,量程寬,可靠性能高,價(jià)格低,分辨率高,精度高,穩(wěn)定度高,測量速率高;除通常通用計(jì)數(shù)器所具有的功能外,還有數(shù)據(jù)處理功能,時(shí)域分析功能,電壓測量等其他功能。對于電子技術(shù)來說,雖然我國發(fā)展迅速,但就整體來講我國與西方國家的差距還是很大的,我們必須更加重視這個(gè)現(xiàn)狀,努力學(xué)習(xí)和研究電子技術(shù),學(xué)習(xí)國外先進(jìn)文化,才有可能超越他們成為科技強(qiáng)國。人們衡量頻率測量儀的標(biāo)準(zhǔn)是測量的范圍以及測量的精度。關(guān)鍵詞: VHDL,數(shù)字頻率計(jì),F(xiàn)PGA ,QuartusⅡ金陵科技學(xué)院學(xué)士學(xué)位論文 AbstractDesign of frequency measuring instrument based on FPGAAbstractIt is introduced in this paper that the design method of digital frequency meter based on FPGA , which use hardware description languageVHDL in software development platform QuartusⅡ and word in relatively highspeed clock .The frequency meter uses the method of frequency measurement ,which could accurately measure the frequency of signals from 1Hz to 10MHz. I design six modules in the design, perform different functions ,Then using these six modules, integrated into a toplevel files, to realize the function of the design frequency, This system uses the simulation tool QuartusⅡ to run and debug the VHDL program.Keywords: VHDL, Frequency measurement ,digital frequency meter,F(xiàn)PGA ,QuartusⅡ金陵科技學(xué)院學(xué)士學(xué)位論文 第1章 緒論1 緒 論:頻率測量儀是一種應(yīng)用非常廣泛的電子測量儀器,近年來隨著科技發(fā)展頻率測量儀被廣泛應(yīng)用于各個(gè)領(lǐng)域。該數(shù)字頻率計(jì)采用測頻的方法能基本測量1Hz到10MHz之間的信號。 畢 業(yè) 設(shè) 計(jì)(論 文) 設(shè)計(jì)(論文)題目: 基于FPGA的頻率測量儀的設(shè)計(jì) 金陵科技學(xué)院學(xué)士學(xué)位論文 目錄目 錄摘 要 IIAbstract III1 緒 論 12 相關(guān)技術(shù)綜述 3 ………………………………………………………………………...3 VHDL ……………………………………………………………………….3 EDA ………………………………………………………………………....4 QuartusⅡ……………………………………………………….……..............43 系統(tǒng)整體設(shè)計(jì) 7 …………………………………………………………................ 7 ……………………………………………………………….7 ………………………………………………………….84 系統(tǒng)各個(gè)模塊設(shè)計(jì)及仿真 9 ……………………………………………………………….9 分頻器模塊設(shè)計(jì)及仿真 9 閘門選擇器模塊設(shè)計(jì)及仿真 10 門控電路模塊設(shè)計(jì)及仿真 12 計(jì)數(shù)器模塊設(shè)計(jì)及仿真 13 鎖存器模塊設(shè)計(jì)及仿真 16 譯碼顯示器模塊設(shè)計(jì)及仿真 18 頂層文件 20 …………………………………………………….....20 ……………………………………………………….21結(jié) 論 22參考文獻(xiàn) 23附 錄…………………………………………………………………………….. 24致 謝 …………………………………………………………………………… 39IV金陵科技學(xué)院學(xué)士學(xué)位論文 摘要基于FPGA的頻率測量儀的設(shè)計(jì)摘 要本文介紹了基于FPGA的數(shù)字頻率計(jì)的設(shè)計(jì)方法。設(shè)計(jì)采用硬件描述語言VHDL進(jìn)行編程,并在軟件平臺QuartusⅡ,讓該頻率計(jì)可以在較高的時(shí)鐘頻率下正常工作。我在設(shè)計(jì)時(shí)設(shè)計(jì)類六個(gè)模塊,執(zhí)行不同的功能,然后利用這六個(gè)模塊,綜合成一頂層文件,來實(shí)現(xiàn)頻率計(jì)的功能設(shè)計(jì),并且使用仿真軟件QuartusⅡ。頻率測量儀是一種基礎(chǔ)測量儀器,目前已有30年的歷史。如今技術(shù)發(fā)展飛快,基本技術(shù)已經(jīng)應(yīng)用完善,應(yīng)用現(xiàn)代技術(shù)我們可以輕松擴(kuò)展頻率測量儀的測頻上限。:隨著科學(xué)技術(shù)的發(fā)展,我們對頻率測量儀的要求也越來越高。這些要求有的已經(jīng)實(shí)現(xiàn)或者部分實(shí)現(xiàn),但要真正實(shí)現(xiàn)這些目標(biāo),還有許多工作要做,而不是表面看來似乎發(fā)展到頭了。為了能正確地測量不同類型的信號,必須了解待測信號特性以及各種頻率測量儀器的性能和優(yōu)缺點(diǎn)。如今,頻率測量儀已經(jīng)不單是測量信號頻率的裝置了,還可以用它測量方波脈沖的脈寬。在以后的生活中它將更廣泛的用于各個(gè)領(lǐng)域,而且更加精確測量范圍更廣。把以前“電路設(shè)計(jì)+硬件搭試+調(diào)試焊接”轉(zhuǎn)化為“功能設(shè)計(jì)+軟件模擬+仿真下載”。近年來隨著科技的飛速發(fā)展,F(xiàn)PGA的應(yīng)用正在不斷地走向深入,在很多領(lǐng)域中FPGA往往是作為一個(gè)核心來使用。目的:我們要能熟練運(yùn)用FPGA技術(shù)、VHDL編程語言以及電路電子知識,設(shè)計(jì)出綜合的數(shù)字系統(tǒng),進(jìn)一步理解電子設(shè)計(jì)自動化——EDA技術(shù)。通過本課題的設(shè)計(jì),能夠培養(yǎng)我們綜合運(yùn)用知識的能力,實(shí)踐應(yīng)用的能力,分析問題與解決問題的能力,激發(fā)我們的創(chuàng)新精神。因此,頻率的測量以及測量的精度是否高就顯得更為重要。測量頻率的方法有多種,其中頻率測量儀具有使用方便、測量迅速,以及便于實(shí)現(xiàn)測量過程自動化等優(yōu)點(diǎn),是頻率測量的重要手段之一。1. 編程時(shí)用硬件描述語言VHDL語言來實(shí)現(xiàn)頻率測量儀功能,使其能計(jì)算出某一段時(shí)間內(nèi)的待測信號的脈沖個(gè)數(shù),并且能夠通過數(shù)碼管顯示出來。在仿真通過后 42金陵科技學(xué)院學(xué)士學(xué)位論文 第2章相關(guān)技術(shù)綜述2 相關(guān)技術(shù)綜述 FPGA(可編程邏輯器件)FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物[8]。與MCU相比,F(xiàn)PGA/CPLD的優(yōu)勢是多方面的和根本性的:(1).編程方式簡便、先進(jìn)。在+5 V工作電平下可隨時(shí)對正在工作的系統(tǒng)上的 FPGA進(jìn)行全部或部分地在系統(tǒng)編程,并可進(jìn)行所謂菊花鏈?zhǔn)蕉嘈酒芯幊?,對于SRAM結(jié)構(gòu)的FPGA,其下載編程次數(shù)幾乎沒有限制(如Altera公司的FLEXIOK系列)。這些功能在工控、智能儀器儀表、通訊和軍事上有特殊用途。FPGA的時(shí)鐘延遲可達(dá)納秒級,結(jié)合其并行工作方式,在超高速應(yīng)用領(lǐng)域和實(shí)時(shí)測控方面有非常廣闊的應(yīng)用前景。在高可靠應(yīng)用領(lǐng)域,MCU的缺憾為FPGA的應(yīng)用留下了很大的用武之地。(4).開發(fā)工具和設(shè)計(jì)語言標(biāo)準(zhǔn)化,開發(fā)周期短。因此,F(xiàn)PGA的設(shè)計(jì)開發(fā)必須利用功能強(qiáng)大的EDA工具,通過符合國際標(biāo)準(zhǔn)的硬件描述語言(如VHDL或 VerilogHDL)來進(jìn)行電子系統(tǒng)設(shè)計(jì)和產(chǎn)品開發(fā)。由于相應(yīng)的EDA軟件功能完善而強(qiáng)大,仿真方式便捷而實(shí)時(shí),開發(fā)過程形象而直觀,兼之硬件因素涉及甚少,因此可以在很短時(shí)間內(nèi)完成十分復(fù)雜的系統(tǒng)設(shè)計(jì),這正是產(chǎn)品快速進(jìn)入市場的最寶貴的特征。EDA專家預(yù)言,未來的大系統(tǒng)的FPGA 設(shè)計(jì)僅僅是各類再應(yīng)用邏輯與IP芯核的拼裝,其設(shè)計(jì)周期最少僅數(shù)分鐘。目前,F(xiàn)PGA可供選擇范圍很大,可根據(jù)不同的應(yīng)用選用不同容量的芯片。隨著這類器件的廣泛應(yīng)用和成本的大幅度下降,F(xiàn)PGA在系統(tǒng)中的直接應(yīng)用率正直逼ASIC的開發(fā)。這主要體現(xiàn)在以下幾點(diǎn):(1).FPGA設(shè)計(jì)軟件一般需要對電路進(jìn)行邏輯綜合優(yōu)化(Logic Synthesis amp。從而使傳統(tǒng)設(shè)計(jì)方法中經(jīng)常采用的一些電路形式(特別是一些異步時(shí)序電路)在FPGA/CPLD設(shè)計(jì)方法中并不適用。(2).FPGA一般采用查找表(LUT)結(jié)構(gòu)(Xilinx), ANDOR結(jié)構(gòu)(Altera)或多路選擇器結(jié)構(gòu)(Actel),這些結(jié)構(gòu)的優(yōu)點(diǎn)是可編程性,缺點(diǎn)是時(shí)延過大,造成原始設(shè)計(jì)中同步信號之間發(fā)生時(shí)序偏移。時(shí)延問題是 ASIC設(shè)計(jì)當(dāng)中常見的問題,要精確地控制電路的時(shí)延是非常困難的,特別是在像FPGA/CPLD這樣的可編程邏輯當(dāng)中。(4).由于目標(biāo)系統(tǒng)的PCB板的修改代價(jià)很高,用戶一般希望能夠在固定引出端分配的前提下對電路進(jìn)行修改。(5).早期的FPGA芯片不能實(shí)現(xiàn)內(nèi)存、模擬電路等一些特殊形式的電路。但這種結(jié)構(gòu)要么利用率不高,要么不完全符合設(shè)計(jì)者的需要。(6).盡管FPGA實(shí)現(xiàn)了ASIC設(shè)計(jì)的硬件仿真,但是由于FPG
點(diǎn)擊復(fù)制文檔內(nèi)容
試題試卷相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1