freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga的多功能數(shù)字鐘設(shè)計(jì)-展示頁

2025-06-27 14:13本頁面
  

【正文】 字鐘可以由各種技術(shù)實(shí)現(xiàn),如單片機(jī)等。 [2]EDA 技術(shù)以大規(guī)??删幊踢壿嬈骷樵O(shè)計(jì)載體,以硬件描述語言為系統(tǒng)邏輯描述主要表達(dá)方式,以計(jì)算機(jī)和大規(guī)??删幊踢壿嬈骷拈_發(fā)軟件及實(shí)驗(yàn)開發(fā)系統(tǒng)為設(shè)計(jì)工具,自動(dòng)完成用軟件的方式設(shè)計(jì)的電子系統(tǒng)到硬件系統(tǒng)的邏輯編譯、邏輯化簡、邏輯分割、邏輯映射、編程下載等工作,最終形成集成電子系統(tǒng)或?qū)S眉尚酒囊婚T新技術(shù)。EDA 技術(shù)正是為了適應(yīng)現(xiàn)代電子技術(shù)的要求,吸收眾多學(xué)科最新科技成果而形成的一門新技術(shù)。 課題相關(guān)技術(shù)的發(fā)展當(dāng)今電子產(chǎn)品正向功能多元化,體積最小化,功耗最低化的方向發(fā)展。因此研究數(shù)字鐘以及擴(kuò)大其應(yīng)用有著非?,F(xiàn)實(shí)的意義。 [1]鐘表的數(shù)字化給人們生產(chǎn)生活帶來了極大的方便,而且大大地?cái)U(kuò)展了鐘表原先的報(bào)時(shí)功能。因此,按鍵信息輸入是與軟件結(jié)構(gòu)密切相關(guān)的過程。ASIC是專用的系統(tǒng)集成電路,是一種帶有邏輯處理的加速處理器;而FPGA是特殊的ASIC芯片,與其它的ASIC芯片相比,它具有設(shè)計(jì)開發(fā)周期短、設(shè)計(jì)制造成本低、開發(fā)工具先進(jìn)、標(biāo)準(zhǔn)產(chǎn)品無需測試、質(zhì)量穩(wěn)定以及可實(shí)時(shí)在線檢測等優(yōu)點(diǎn)。前者以微細(xì)加工技術(shù)為代表,而后者的代表就是電子設(shè)計(jì)自動(dòng)化(electronic design automatic, EDA)技術(shù)。蘭州交通大學(xué)畢業(yè)設(shè)計(jì)(論文)III目 錄第一章 緒論 ..............................................................1 選題背景 ............................................................2 課題相關(guān)技術(shù)的發(fā)展 ..............................................2 課題研究的必要性 ................................................2 課題研究的內(nèi)容 ......................................................3第二章 FPGA 簡介 ..........................................................4 FPGA概述 ...........................................................4 FPGA基本結(jié)構(gòu) .......................................................4 FPGA系統(tǒng)設(shè)計(jì)流程 ...................................................6 FPGA開發(fā)編程原理 ...................................................8 QUARTUSII設(shè)計(jì)平臺(tái) ...................................................8 軟件開發(fā)環(huán)境及基本流程 ..........................................8 具體設(shè)計(jì)流程 ...................................................10第三章 數(shù)字鐘總體設(shè)計(jì)方案 ...............................................13 數(shù)字鐘的構(gòu)成 .......................................................13 數(shù)字鐘的工作原理 ...................................................13 數(shù)字鐘硬件電路設(shè)計(jì) .................................................13第四章 單元電路設(shè)計(jì) .....................................................16 分頻模塊電路設(shè)計(jì) ...................................................16 校時(shí)控制模塊電路設(shè)計(jì) ...............................................17 按鍵消抖 .......................................................17 按鍵控制模塊 ...................................................18 計(jì)數(shù)模塊 ...........................................................21 譯碼顯示模塊 .......................................................27 譯碼顯示強(qiáng)制轉(zhuǎn)換模塊 ...............................................29 整點(diǎn)報(bào)時(shí)模塊 .......................................................29結(jié)果與展望 ...............................................................31蘭州交通大學(xué)畢業(yè)設(shè)計(jì)(論文)IV結(jié)果 ...................................................................31展望 ...................................................................31致謝 .....................................................................32主要參考文獻(xiàn) .............................................................33蘭州交通大學(xué)畢業(yè)設(shè)計(jì)(論文)1第一章 緒論現(xiàn)代社會(huì)的標(biāo)志之一就是信息產(chǎn)品的廣泛使用,而且是產(chǎn)品的性能越來越強(qiáng),復(fù)雜程度越來越高,更新步伐越來越快。支撐信息電子產(chǎn)品高速發(fā)展的基礎(chǔ)就是微電子制造工藝水平的提高和電子產(chǎn)品設(shè)計(jì)開發(fā)技術(shù)的發(fā)展。本設(shè)計(jì)采用的VHDL是一種全方位的硬件描述語言,具有極強(qiáng)的描述能力,能支持系統(tǒng)行為級、寄存器傳輸級和邏輯門級這三個(gè)不同層次的設(shè)計(jì);支持結(jié)構(gòu)、數(shù)據(jù)流、行為三種描述形式的混合描述,覆蓋面廣,抽象能力強(qiáng),因此在實(shí)際應(yīng)用中越來越廣泛。在控制系統(tǒng)中,鍵盤是常用的人機(jī)交換接口,當(dāng)所設(shè)置的功能鍵或數(shù)字鍵按下的時(shí)候,系統(tǒng)應(yīng)該完成該鍵所對應(yīng)的功能。根據(jù)鍵盤結(jié)構(gòu)的不同,采用不同的編碼方法,但無論有無編碼以及采用什么樣的編碼,最后都要轉(zhuǎn)換成為相應(yīng)的鍵值,以實(shí)現(xiàn)按鍵功能程序的轉(zhuǎn)移。諸如定時(shí)自動(dòng)報(bào)警、定時(shí)啟閉電路、定時(shí)開關(guān)烘箱、通斷動(dòng)力設(shè)備,甚至各種定時(shí)電氣的自動(dòng)啟用等,所有這些都是以鐘表數(shù)字化為基礎(chǔ)的。蘭州交通大學(xué)畢業(yè)設(shè)計(jì)(論文)2 選題背景本節(jié)將從 FPGA 嵌入式應(yīng)用開發(fā)技術(shù)與數(shù)字鐘技術(shù)發(fā)展的客觀實(shí)際出發(fā),通過對該技術(shù)發(fā)展?fàn)顩r的了解及課題本身的需要,指出研究基于 FPGA 的芯片系統(tǒng)與設(shè)計(jì)——數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn)的必要性。它與傳統(tǒng)的電子產(chǎn)品在設(shè)計(jì)上的顯著區(qū)別是大量使用大規(guī)??删幊踢壿嬈骷巩a(chǎn)品的性能提高,體積縮小,功耗降低,同時(shí)廣泛運(yùn)用現(xiàn)代計(jì)算機(jī)技術(shù),提高產(chǎn)品的自動(dòng)化程度和競爭力,縮短研發(fā)周期。美國 ALTERA 公司的可編程邏輯器件采用全新的結(jié)構(gòu)和先進(jìn)的技術(shù),加上Quartus 開發(fā)環(huán)境,使得其更具有高性能,開發(fā)周期短等特點(diǎn),十分方便進(jìn)行電子產(chǎn)品的開發(fā)和設(shè)計(jì)。本設(shè)計(jì)是利用 VHDL 硬件描述語言結(jié)合可編程邏輯器件進(jìn)行的,并通過數(shù)碼管靜態(tài)顯示走時(shí)結(jié)果。利用可編程邏輯器件具有其它方式?jīng)]有的特點(diǎn),它具有易學(xué)、方便、新穎、有趣、直觀,設(shè)計(jì)與實(shí)驗(yàn)成功率高、理論與實(shí)踐結(jié)合緊密、積小、量大、/O 口豐富、編程和加密等特點(diǎn),并且它還具有開放的界面、豐富的設(shè)計(jì)庫、模塊化的工具以及 LPM 定制等優(yōu)良性能,應(yīng)用非常方便。 課題研究的必要性現(xiàn)在是一個(gè)知識(shí)爆炸的新時(shí)代。可以毫不夸張的說,電子技術(shù)的應(yīng)用無處不在,電子技術(shù)正在不斷地改變著我們的生活,改變著我們的世界。數(shù)字化的鐘表給人們帶來了極大的方便。 課題研究的內(nèi)容本設(shè)計(jì)主要研究基于 FPGA 的數(shù)字鐘,要求時(shí)間以 24 小時(shí)為一個(gè)周期,顯示時(shí)、分。校對時(shí)間由 15 矩形鍵盤進(jìn)行控制,為了保證計(jì)時(shí)的穩(wěn)定及準(zhǔn)確須由晶體振蕩器提供時(shí)間基準(zhǔn)信號。CPLD/PGFA幾乎能完成任何數(shù)字器件的功能,上至高性能CPU,下至簡單的74電路。通過軟件仿真可以事先驗(yàn)證設(shè)計(jì)的正確性,在PCB完成以后,利用CPLD/FPGA 的在線修改功能,隨時(shí)修改設(shè)計(jì)而不必改動(dòng)硬件電路。這些優(yōu)點(diǎn)使得CPLD/FPGA 技術(shù)在20世紀(jì)90年代以后得到飛速的發(fā)展,同時(shí)也大大推動(dòng)了EDA軟件和硬件描述語言 HDL的進(jìn)步。FPGA一般由3種可編程電路和一個(gè)用于存放編程數(shù)據(jù)的靜態(tài)存儲(chǔ)器SRAM組成??删幊踢壿嬆KCLB是實(shí)現(xiàn)邏輯功能的基本單元,它們通常規(guī)則的排列成一個(gè)陣列,散布于整個(gè)芯片;可編程輸入/輸出模塊(IOB)主要完成芯片上的邏輯與外部封裝腳的接口,它通常排列在芯片的四周;可編程互連資源包括各種長度的連接線段和一些可編程連接開關(guān),它們將各個(gè)CLB之間或CLB、IOB之間以及IOB之間連接起來,構(gòu)成特定功能的電路。它主要由邏輯函數(shù)發(fā)生器、觸發(fā)器、數(shù)據(jù)選擇器等電路組成。G有4個(gè)輸入變量GGG3和G4;F 也有4個(gè)輸入變量FFF3和
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1