freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga的多功能數(shù)字萬年歷的設(shè)計-展示頁

2025-06-27 14:12本頁面
  

【正文】 4 號鍵功能模式,即鬧鐘設(shè)置與查看時,同樣用作時、分、秒的移位,按一下,將會實現(xiàn)“ 時分 秒”的依次移位,便于在特定位置進行調(diào)整;? 6 號鍵功能模式,即日期調(diào)整與設(shè)置時,用作月、日的移位,按一下,將會實現(xiàn)“月 日” 的依次移位,便于在特定位置進行調(diào)整?!‰娮尤f年歷的工作原理時間正常顯示功能、時間調(diào)整與顯示、秒表功能、鬧鐘設(shè)置與查看、日期顯示、日期調(diào)整與設(shè)置,陰陽歷的轉(zhuǎn)換。 因此,我們此次設(shè)計與制做電子萬年歷就是為了了解數(shù)字鐘的原理,從而學(xué)會制作數(shù)字鐘。數(shù)字鐘是一種用數(shù)字電路技術(shù)實現(xiàn)時、分、秒計時的裝置,與機械式時鐘相比具有更高的準(zhǔn)確性和直觀性,且無機械裝置,具有更長的使用壽命,因此得到了廣泛的使用。所有這些,都是以鐘表數(shù)字化為基礎(chǔ)的。自動布局、布線工具讀入綜合得到的網(wǎng)表并生成電路的版圖。門級網(wǎng)表從邏輯門及其相互連接關(guān)系的角度來描述電路的結(jié)構(gòu)。行為級描述一般也使 HDL來編寫。在任何設(shè)計流程中,必須首先編寫設(shè)計電路的設(shè)計指標(biāo)和功能要求細(xì)節(jié),從抽象的角度對電路的功能、接口和總體結(jié)構(gòu)進行描述,在這一階段無需考慮電路的具體實現(xiàn)方式。 設(shè)計流程圖 11 典型設(shè)計流程高密度復(fù)雜可編程邏輯器件的設(shè)計流程包括設(shè)計準(zhǔn)備、設(shè)計輸入、功能仿真、設(shè)計處理、時序仿真和器件編程及測試等七個步驟.設(shè)計要求說明行為描述功能驗證和測試物理版圖門級網(wǎng)表邏輯綜合/時序驗證邏輯驗證和測試版圖驗證版圖規(guī)劃和自動布局布線實現(xiàn)RTL 級描述圖 11 表示的是超大規(guī)模集成電路設(shè)計的典型流程。根據(jù) FPGA內(nèi)部連線的結(jié)構(gòu)不同,可分為分段互連型 FPGA和連續(xù)互連型 FPGA兩類。細(xì)粒度 FPGA的邏輯功能塊較小,資源可以充分利用,但是隨著設(shè)計密度的增加,信號不得不通過許多開關(guān),路由延遲也快速增加,從而削弱了整體性能,導(dǎo)致速度降低;粗粒度 FPGA的邏輯功能塊規(guī)模大,功能強,可以用較少的功能塊和內(nèi)部連線就能完成較復(fù)雜的邏輯功能,易于獲得較好的性能,但其缺點是資源不能充分利用。FPGA的發(fā)展非常迅速,形成了各種不同的結(jié)構(gòu)。配置數(shù)據(jù)存放在片內(nèi)的 SRAM或者熔絲圖上,基于 SRAM的 FPGA器件工作前需要從芯片外部加載配置數(shù)據(jù)。FPGA 的結(jié)構(gòu)與陣列 PLD不同,其內(nèi)部由許多獨立的可編程邏輯模塊組成,邏輯塊之間可以靈活地相互連接。本系統(tǒng)是采用 Verilog HDL語言的電子萬年歷的開發(fā)與應(yīng)用,是以可編程邏輯器件作為其實現(xiàn)的物理設(shè)備,是以硬件的方式來實現(xiàn)控制算法,而可編程邏輯器件的開發(fā)需要將控制算法通過 Verilog HDL來實現(xiàn)。與主要實現(xiàn)組合邏輯功能的CPLD相比,F(xiàn)PGA 主要用于實現(xiàn)時序邏輯功能。同時,由于 IC設(shè)計與工藝技術(shù)水平的提高,集成電路規(guī)模越來越大,復(fù)雜程度越來越高。通過輸入模塊將參數(shù)輸入給 FPGA,F(xiàn)PGA 通過程序設(shè)計控制時鐘、功能鍵、調(diào)整鍵,從而實現(xiàn)電子萬年歷的基本功能。本設(shè)計采用 FPGA為系統(tǒng)的控制器,F(xiàn)PGA 可以實現(xiàn)各種復(fù)雜的路基功能,模塊大,密度高,它將所有器件集成在一塊芯片上,減少了體積,提高了穩(wěn)定性,并且可應(yīng)用 EDA軟件仿真,調(diào)試,易于進行功能控制。由于可編程邏輯器件具有靈活性強、成本低、功耗低等特點,所以電子萬年歷可以以可編程邏輯器件為核心,外加一些外圍設(shè)備來實現(xiàn)。在這快速發(fā)展的年代,時間對人們來說是越來越寶貴,在快節(jié)奏的生活時,人們往往忘記了時間,一旦遇到重要的事情而忘記了時間,這將會帶來很大的損失。2022第六屆“博創(chuàng)杯”全國大學(xué)生嵌入式設(shè)計大賽作品設(shè)計報告基于 FPGA的多功能數(shù)字萬年歷的設(shè)計Design of FPGAbased Electronic Perpetual Calendar設(shè)計報告目 錄摘 要 ......................................................................................................................................................I第一章 緒論 ...........................................................................................................................................1 電子技術(shù)的發(fā)展史 ..........................................................1 FPGA可編程邏輯器件 ......................................................1 設(shè)計流程 ..................................................................2第二章 電子萬年歷的系統(tǒng)方案 .............................................................................................................4 電子萬年歷的系統(tǒng)概述 ......................................................4  電子萬年歷的工作原理 ....................................................4 電子萬年歷的時鐘問題 ......................................................5 全局時鐘 ................................................................................................................................5 門級時鐘 ................................................................................................................................5 多級邏輯時鐘 ........................................................................................................................6 波動式時鐘 ...........................................................................................................................6 電子萬年歷的控制系統(tǒng) ......................................................7 主控制模塊 maincontrol....................................................................................................7 時間自動顯示及其設(shè)置模塊 time_auto_and_set.........................................................9 時間顯示動態(tài)位選模塊 time_disp_select...............................................................15 顯示模塊 disp_data_mux.................................................................................................16 秒表 stopwatch...............................................................................................................17 日期自動顯示和日期設(shè)置 date_main.............................................................................19 日期的設(shè)置 setdate....................................................................................................20 鬧鐘模塊 alarmclock........................................................................................................21 陽歷轉(zhuǎn)陰歷模塊 swicthto................................................................................................23 分頻模塊 fdiv...................................................................................................................24第三章 功能和指標(biāo) ...............................................................................................................................27 系統(tǒng)的主要功能 ...........................................................27 系統(tǒng)的主要指標(biāo) .......................................................
點擊復(fù)制文檔內(nèi)容
黨政相關(guān)相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1